基于CMOS 0.18μm工艺的一种流水线模数转换器的设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 绪论 | 第10-14页 |
| ·A/D转换器的现状和发展趋势 | 第10-11页 |
| ·论文的意义及背景 | 第11-13页 |
| ·论文的主要工作及章节安排 | 第13-14页 |
| 2 浮点ADC的原理 | 第14-25页 |
| ·ADCs的主要类型 | 第14-16页 |
| ·Σ-Δ模数转换器 | 第14页 |
| ·全并行闪速型模数转换器 | 第14-15页 |
| ·流水线模数转换器 | 第15-16页 |
| ·浮点ADC的原理 | 第16-25页 |
| ·浮点型数字 | 第16-17页 |
| ·浮点型ADC的优点 | 第17-18页 |
| ·浮点ADC模块 | 第18-25页 |
| 3 模拟单元电路的设计 | 第25-49页 |
| ·运放电路的设计 | 第25-32页 |
| ·高频运放的设计 | 第25-31页 |
| ·低频运放的设计 | 第31-32页 |
| ·开关电容电路的设计 | 第32-44页 |
| ·开关电容电路 | 第32-33页 |
| ·开关的设计 | 第33-34页 |
| ·开关电容可变增益放大器的设计 | 第34-41页 |
| ·开关电容减法器的设计 | 第41-44页 |
| ·比较器的设计 | 第44-49页 |
| ·预放大级 | 第44-45页 |
| ·判断级 | 第45-46页 |
| ·自偏置差分放大级 | 第46页 |
| ·比较器的完整电路及测试 | 第46-49页 |
| 4 数字单元电路的设计 | 第49-63页 |
| ·反相器的设计 | 第49-51页 |
| ·逻辑与门、与非门的设计 | 第51-53页 |
| ·逻辑或门的设计 | 第53-55页 |
| ·D触发器的设计 | 第55-57页 |
| ·译码器的设计 | 第57-59页 |
| ·时钟产生器的设计 | 第59-63页 |
| 5 子级ADC和DAC的设计 | 第63-70页 |
| ·3-bit闪速ADC的设计 | 第63-67页 |
| ·DAC电路的设计 | 第67-70页 |
| 6 电路的整合与仿真 | 第70-82页 |
| ·VGA模块 | 第71-73页 |
| ·流水线ADC的第一级模块 | 第73-75页 |
| ·流水线ADC的第二级模块 | 第75页 |
| ·最终电路结构 | 第75-76页 |
| ·整体电路的仿真 | 第76-82页 |
| 7 结论 | 第82-83页 |
| 参考文献 | 第83-85页 |
| 作者简历 | 第85-87页 |
| 学位论文数据集 | 第87页 |