基于FPGA的可重配置片上系统
目录 | 第1-4页 |
图表目录 | 第4-8页 |
摘要 | 第8-10页 |
Abstract | 第10-12页 |
第1章 引言 | 第12-18页 |
·研究背景 | 第12-17页 |
·论文章节安排 | 第17-18页 |
第2章 SOPC硬件平台及设计流程 | 第18-36页 |
·初步硬件平台的设计 | 第18-26页 |
·现有硬件平台 | 第18-21页 |
·硬件平台正向设计 | 第21-26页 |
·设计流程 | 第26-35页 |
·流片前验证的问题 | 第26-27页 |
·软硬件协同设计问题 | 第27-29页 |
·硬件设计与应用要求的关系 | 第29-31页 |
·现有设计流程 | 第31-32页 |
·提出的片上可重构系统设计流程 | 第32-35页 |
·总结 | 第35-36页 |
第3章 动态可重构技术研究 | 第36-47页 |
·动态可重构的定义 | 第36-38页 |
·动态可重构技术的发展历程 | 第38-39页 |
·动态可重构技术包含的问题 | 第39-40页 |
·动态可重构技术的硬件支持 | 第40-41页 |
·应用到硬件平台上的映射 | 第41-43页 |
·应用的纯硬件映射 | 第41-42页 |
·应用的软硬件协同映射 | 第42-43页 |
·软硬件任务的统一管理 | 第43-45页 |
·总结 | 第45-47页 |
第4章 小波变换的原理 | 第47-61页 |
·研究背景 | 第47页 |
·小波变换的基本原理 | 第47-52页 |
·图像压缩的基础知识 | 第47-48页 |
·小波变换的数学基础 | 第48-50页 |
·小波变换的滤波器实现 | 第50-52页 |
·小波变换的提升算法 | 第52-57页 |
·提升方式小波变换的数学描述 | 第53-54页 |
·提升公式的数据相关图 | 第54-56页 |
·边界延拓 | 第56-57页 |
·已有的一维小波变换的硬件结构 | 第57-61页 |
·流水线结构 | 第57-58页 |
·折叠结构 | 第58-59页 |
·flipping结构 | 第59-61页 |
第5章 二维一级小波变换硬件平台 | 第61-92页 |
·已有的二维硬件结构 | 第61-64页 |
·可分离的二维小波变换 | 第61-62页 |
·可分离二维小波变换的硬件结构分类 | 第62-63页 |
·基于行的二维小波变换硬件结构 | 第63-64页 |
·提出的二维一级小波变换的硬件结构 | 第64-91页 |
·数据流 | 第65-66页 |
·列变换模块设计 | 第66-67页 |
·片上存储器设计 | 第67-69页 |
·行变换模块设计 | 第69-81页 |
·尺度变换模块设计 | 第81页 |
·加法器和乘法器的实现 | 第81-85页 |
·数据宽度的确定 | 第85-89页 |
·仿真结果 | 第89-91页 |
·总结 | 第91-92页 |
第6章 结论与展望 | 第92-94页 |
·结论 | 第92-93页 |
·展望 | 第93-94页 |
参考文献 | 第94-100页 |
致谢 | 第100-101页 |
附录 攻读博士期间科研工作 | 第101-103页 |