首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

低功耗低电压CMOS流水线摸数转换器的结构研究与实现

目录第1-5页
英文缩写第5-7页
符号含义第7-9页
表总汇第9-10页
图总汇第10-13页
摘要第13-15页
Abstract第15-17页
第一章 前言第17-23页
   ·研究的背景和动机第17-20页
   ·一个模数转换器应用实例第20-21页
   ·论文主要工作和组织结构第21-23页
第二章 模数转换器概述第23-37页
   ·模数转换的基本理论第23-25页
   ·低通采样和带通采样第25-26页
   ·模数转换器主要参数第26-30页
     ·静态参数第27-28页
     ·动态参数第28-30页
   ·模数转换器结构分类第30-36页
     ·全并行(Flash)ADC第30-31页
     ·两步式(Two-Step)ADC第31-32页
     ·流水线(Pipelined)ADC第32-33页
     ·逐次逼近(SAR)ADC第33-34页
     ·减加(Delta-Sigma)过采样ADC第34-36页
   ·总结第36-37页
第三章 流水线模数转换器第37-55页
   ·数字校正算法(Digital Error Correction)第37-41页
   ·流水级中各子模块误差对整个转换器误差的影响第41-44页
     ·等效输入误差第42-43页
     ·子模数转换器误差的影响第43页
     ·数模转换器误差的影响第43页
     ·放大保持电路误差的影响第43-44页
   ·子模数转换器及其非理想因素第44-45页
   ·MDAC及其非理想因素第45-54页
     ·电容失配对MDAC的影响第47-48页
     ·运放失调电压对MDAC的影响第48-49页
     ·运放有限增益和寄生电容对MDAC的影响第49页
     ·运放有限建立时间对MDAC的影响第49-50页
     ·MDAC中的总的确定性误差第50-51页
     ·MDAC中的噪声第51-53页
     ·时钟抖动的影响第53-54页
   ·总结第54-55页
第四章 流水线模数转换器的电路设计第55-81页
   ·运算放大器的设计第55-72页
     ·单级套筒式运放第55-58页
     ·单级折叠式运放第58-60页
     ·单级电流镜式运放第60-61页
     ·两级Miller补偿运放第61-64页
     ·有串联电阻的两级Miller补偿运放第64-66页
     ·Ahuiia补偿运放第66-69页
     ·增益自举(gain boosting)运放第69-72页
   ·比较器的设计第72-78页
     ·阻性比例动态比较器第72-76页
     ·电容比例动态比较器第76-77页
     ·带预放大的动态比较器第77-78页
   ·双相不交叠时钟产生电路第78-79页
   ·总结第79-81页
第五章 低功耗低电压技术及两个ADC设计实例第81-108页
   ·低电压低功耗设计第81-90页
     ·低电压设计第82-86页
     ·低功耗设计第86-90页
   ·设计实例一:高性能视频应用的流水线模数转换器(ADC1)第90-100页
     ·ADC1架构选取第90-91页
     ·ADC1的电路设计第91-100页
   ·设计实例二:高性能低功耗流水线模数转换器(ADC2)第100-107页
     ·提出的ADC前端结构第101-105页
     ·降低共享运放间的串扰第105-107页
   ·总结第107-108页
第六章 ADC1和ADC2的测试结果第108-125页
   ·ADC1的测试结果第109-117页
   ·ADC2的测试结果第117-124页
   ·总结第124-125页
第七章 工作总结与未来工作展望第125-127页
   ·工作总结第125-126页
   ·未来工作展望第126-127页
参考文献第127-133页
致谢第133-134页
作者简介和发表作品列表第134-136页
 作者简介第134页
 发表作品列表第134-136页

论文共136页,点击 下载论文
上一篇:基于FPGA的可重构系统及CAD技术研究
下一篇:基于FPGA的可重配置片上系统