首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--数据处理、数据处理系统论文

全光纤电流互感器数据处理系统的FPGA设计

摘要第1-5页
Abstract第5-10页
1 绪论第10-15页
   ·课题研究背景第10-12页
     ·全光纤电流互感器概述第10页
     ·全光纤电流互感器信号的检测第10-12页
   ·数字信号处理和FPGA的发展简述第12-13页
   ·本课题研究的主要内容第13-15页
     ·系统的总体结构与功能第13-14页
     ·论文结构安排第14-15页
2 全光纤电流互感器数据处理系统的设计方案第15-31页
   ·全光纤电流互感器信号的检测方案第15-22页
     ·全光纤电流互感器的输出信号第15-17页
     ·微弱信号的检测方案第17-19页
     ·相关检测算法第19-22页
   ·数据处理系统的硬件设计方案第22-30页
     ·硬件实现方案的选择第22-24页
     ·总体设计方案第24-25页
     ·系统需达到的技术指标第25-26页
     ·主要芯片选型第26-30页
   ·本章小结第30-31页
3 可编程逻辑器件(FPGA)技术概述第31-41页
   ·FPGA简介第31-36页
     ·可编程逻辑器件的发展第31-32页
     ·使用FPGA器件开发的优点第32-33页
     ·FPGA的设计方法与设计流程第33-36页
   ·硬件描述语言Verilog HDL第36-38页
   ·FPGA设计及仿真软件第38-40页
     ·设计软件第38-39页
     ·仿真软件第39-40页
   ·本章小结第40-41页
4 可编程逻辑器件(FPGA)设计第41-67页
   ·概述第41-42页
   ·时钟产生模块的设计第42-46页
     ·数字时钟管理器(DCM)第42-43页
     ·系统时钟产生模块第43-45页
     ·A/D模数转换器时钟发生模块第45-46页
   ·异步FIFO的设计第46-53页
     ·FIFO简介第46-47页
     ·异步时钟域的解决方法第47-48页
     ·异步FIFO的设计第48-53页
   ·兵乓存储器模块的设计第53-58页
     ·BLOCK RAM基本结构第53-54页
     ·BLOCK RAM设计说明第54-56页
     ·基于块RAM的乒乓存储器模块设计第56-58页
   ·内部地址产生模块的设计第58-59页
   ·内部A/D测试模块设计第59-60页
   ·内部数据预处理第60-61页
   ·顶层模块设计第61-64页
   ·系统综合第64页
   ·设计实现以及验证时序约束第64-65页
   ·位置约束第65-66页
   ·本章小结第66-67页
5 实验结果分析第67-73页
   ·FPGA的配置第67-68页
   ·FPGA的下载第68-69页
   ·实验结果处理及分析第69-72页
   ·完成课题所需注意的问题第72-73页
6 总结与展望第73-75页
   ·本文工作总结第73页
   ·工作中的体会第73-74页
   ·进一步的研究第74-75页
参考文献第75-78页
攻读硕士期间发表的论文及所取得的研究成果第78-79页
致谢第79页

论文共79页,点击 下载论文
上一篇:电动负载模拟器控制仿真研究
下一篇:多参数智能电子测试仪的研究