全光纤电流互感器数据处理系统的FPGA设计
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-15页 |
·课题研究背景 | 第10-12页 |
·全光纤电流互感器概述 | 第10页 |
·全光纤电流互感器信号的检测 | 第10-12页 |
·数字信号处理和FPGA的发展简述 | 第12-13页 |
·本课题研究的主要内容 | 第13-15页 |
·系统的总体结构与功能 | 第13-14页 |
·论文结构安排 | 第14-15页 |
2 全光纤电流互感器数据处理系统的设计方案 | 第15-31页 |
·全光纤电流互感器信号的检测方案 | 第15-22页 |
·全光纤电流互感器的输出信号 | 第15-17页 |
·微弱信号的检测方案 | 第17-19页 |
·相关检测算法 | 第19-22页 |
·数据处理系统的硬件设计方案 | 第22-30页 |
·硬件实现方案的选择 | 第22-24页 |
·总体设计方案 | 第24-25页 |
·系统需达到的技术指标 | 第25-26页 |
·主要芯片选型 | 第26-30页 |
·本章小结 | 第30-31页 |
3 可编程逻辑器件(FPGA)技术概述 | 第31-41页 |
·FPGA简介 | 第31-36页 |
·可编程逻辑器件的发展 | 第31-32页 |
·使用FPGA器件开发的优点 | 第32-33页 |
·FPGA的设计方法与设计流程 | 第33-36页 |
·硬件描述语言Verilog HDL | 第36-38页 |
·FPGA设计及仿真软件 | 第38-40页 |
·设计软件 | 第38-39页 |
·仿真软件 | 第39-40页 |
·本章小结 | 第40-41页 |
4 可编程逻辑器件(FPGA)设计 | 第41-67页 |
·概述 | 第41-42页 |
·时钟产生模块的设计 | 第42-46页 |
·数字时钟管理器(DCM) | 第42-43页 |
·系统时钟产生模块 | 第43-45页 |
·A/D模数转换器时钟发生模块 | 第45-46页 |
·异步FIFO的设计 | 第46-53页 |
·FIFO简介 | 第46-47页 |
·异步时钟域的解决方法 | 第47-48页 |
·异步FIFO的设计 | 第48-53页 |
·兵乓存储器模块的设计 | 第53-58页 |
·BLOCK RAM基本结构 | 第53-54页 |
·BLOCK RAM设计说明 | 第54-56页 |
·基于块RAM的乒乓存储器模块设计 | 第56-58页 |
·内部地址产生模块的设计 | 第58-59页 |
·内部A/D测试模块设计 | 第59-60页 |
·内部数据预处理 | 第60-61页 |
·顶层模块设计 | 第61-64页 |
·系统综合 | 第64页 |
·设计实现以及验证时序约束 | 第64-65页 |
·位置约束 | 第65-66页 |
·本章小结 | 第66-67页 |
5 实验结果分析 | 第67-73页 |
·FPGA的配置 | 第67-68页 |
·FPGA的下载 | 第68-69页 |
·实验结果处理及分析 | 第69-72页 |
·完成课题所需注意的问题 | 第72-73页 |
6 总结与展望 | 第73-75页 |
·本文工作总结 | 第73页 |
·工作中的体会 | 第73-74页 |
·进一步的研究 | 第74-75页 |
参考文献 | 第75-78页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第78-79页 |
致谢 | 第79页 |