| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 论文背景 | 第9-10页 |
| 1.2 研究现状 | 第10-12页 |
| 1.3 论文主要内容 | 第12-13页 |
| 1.4 论文组织结构 | 第13-15页 |
| 第二章 时钟树概述 | 第15-29页 |
| 2.1 时钟树简介 | 第15-21页 |
| 2.1.1 时钟树的作用 | 第15-16页 |
| 2.1.2 时钟树的参数 | 第16-18页 |
| 2.1.3 时钟树的结构 | 第18-21页 |
| 2.2 时钟树综合过程 | 第21-24页 |
| 2.2.1 初始拓扑生成 | 第21-22页 |
| 2.2.2 缓冲单元插入 | 第22-23页 |
| 2.2.3 时钟树优化 | 第23-24页 |
| 2.3 低电压的时钟树 | 第24-28页 |
| 2.3.1 低电压时钟树面临的挑战 | 第24-26页 |
| 2.3.2 低电压抗工艺波动时钟树概述 | 第26-28页 |
| 2.4 本章小结 | 第28-29页 |
| 第三章 低电压抗工艺波动时钟树的设计与实现 | 第29-51页 |
| 3.1 工艺波动对低电压时钟树的影响 | 第29-31页 |
| 3.2 寄存器和时钟门控的布局优化 | 第31-39页 |
| 3.2.1 寄存器的布局优化 | 第31-34页 |
| 3.2.2 时钟门控的布局优化 | 第34-35页 |
| 3.2.3 布局优化的实现 | 第35-39页 |
| 3.3 低电压抗工艺波动时钟树的结构设计 | 第39-45页 |
| 3.3.1 低电压抗工艺波动的时钟树结构 | 第39-43页 |
| 3.3.2 低电压抗工艺波动时钟树的生成 | 第43-45页 |
| 3.4 低电压时钟树的抗工艺波动能力优化 | 第45-49页 |
| 3.4.1 时钟延迟优化 | 第45-47页 |
| 3.4.2 时钟偏差优化 | 第47-49页 |
| 3.5 本章小结 | 第49-51页 |
| 第四章 低电压抗工艺波动时钟树的应用与验证 | 第51-61页 |
| 4.1 实验环境 | 第51页 |
| 4.2 实验流程 | 第51-54页 |
| 4.2.1 设计实现流程 | 第51-53页 |
| 4.2.2 对比验证流程 | 第53-54页 |
| 4.3 实验结果与对比分析 | 第54-60页 |
| 4.3.1 ISCAS89电路的实验结果和数据分析 | 第55-56页 |
| 4.3.2 GPS跟踪模块电路的实验结果和数据分析 | 第56-57页 |
| 4.3.3 嵌入式微处理器的实验结果和数据分析 | 第57-59页 |
| 4.3.4 低电压抗工艺波动时钟树实验总结 | 第59-60页 |
| 4.4 本章小结 | 第60-61页 |
| 第五章 总结与展望 | 第61-63页 |
| 5.1 总结 | 第61-62页 |
| 5.2 展望 | 第62-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-71页 |
| 作者简介 | 第71页 |