超高速便携式数据采集存储系统设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究背景及意义 | 第7-8页 |
| ·本文的内容及安排 | 第8-9页 |
| 第二章 数据采集存储的基本理论与技术 | 第9-19页 |
| ·超高速信号调理技术 | 第9-10页 |
| ·超高速A/D 转换技术 | 第10-13页 |
| ·快闪式结构 | 第10-12页 |
| ·流水线式结构 | 第12页 |
| ·折叠/内插式结构 | 第12-13页 |
| ·采样理论 | 第13-16页 |
| ·Nyquist 采样定理 | 第13-14页 |
| ·带通信号采样理论 | 第14-16页 |
| ·闪速存储技术与USB 传输 | 第16-18页 |
| ·闪速存储技术 | 第16-17页 |
| ·USB 传输 | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 系统总体方案设计 | 第19-26页 |
| ·系统概述 | 第19页 |
| ·系统设计原则 | 第19-20页 |
| ·总体方案设计 | 第20-25页 |
| ·系统软硬件组成 | 第20-21页 |
| ·系统功能设计 | 第21-25页 |
| ·本章小结 | 第25-26页 |
| 第四章 数据采集子系统的设计及实现 | 第26-45页 |
| ·数据采集子系统的硬件组成 | 第26-31页 |
| ·数据采集子系统的结构 | 第26页 |
| ·FPGA 模块 | 第26-28页 |
| ·超高速A/D 采集模块 | 第28-29页 |
| ·时钟产生及分配模块 | 第29-31页 |
| ·数据采集子系统关键电路设计 | 第31-36页 |
| ·电路板整体布局 | 第32页 |
| ·A/D 转换电路 | 第32-34页 |
| ·时钟分配电路 | 第34-35页 |
| ·板间互联接口 | 第35-36页 |
| ·数据采集子系统逻辑功能实现 | 第36-44页 |
| ·系统外围配置模块 | 第36-40页 |
| ·超高速数据接收模块 | 第40-42页 |
| ·高速数据控制传输模块 | 第42-44页 |
| ·本章小结 | 第44-45页 |
| 第五章 数据存储子系统的设计及实现 | 第45-59页 |
| ·数据存储系统的硬件组成 | 第45-48页 |
| ·数据存储子系统的结构 | 第45页 |
| ·USB2.0 接口芯片CY7C68013A | 第45-47页 |
| ·闪存芯片K9WBG08U1M | 第47-48页 |
| ·数据存储系统关键电路设计 | 第48-51页 |
| ·USB2.0 通信接口 | 第48-49页 |
| ·存储阵列设计 | 第49-51页 |
| ·存储系统逻辑功能实现 | 第51-57页 |
| ·存储系统逻辑功能 | 第51页 |
| ·USB 通信接口设计 | 第51-53页 |
| ·高速数据接收模块 | 第53-54页 |
| ·系统控制逻辑模块 | 第54-55页 |
| ·存储阵列控制模块 | 第55-57页 |
| ·本章小结 | 第57-59页 |
| 第六章 主机软件设计及系统测试 | 第59-65页 |
| ·USB 固件程序设计 | 第59-60页 |
| ·主机通信软件设计 | 第60-62页 |
| ·系统功能测试及性能分析 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 结束语 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 作者读研期间参与项目 | 第69-70页 |
| 附录A | 第70-71页 |