| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·网络处理器技术背景 | 第7-8页 |
| ·课题研究内容 | 第8-9页 |
| ·论文主要工作及安排 | 第9-11页 |
| 第二章 SoC 设计方法与片上总线技术 | 第11-27页 |
| ·SoC 设计技术 | 第11-13页 |
| ·IP 重用技术 | 第11-12页 |
| ·总线架构技术 | 第12-13页 |
| ·常用 SoC 片上总线介绍 | 第13-25页 |
| ·CoreConnect 总线 | 第13-15页 |
| ·Wishbone 总线 | 第15-18页 |
| ·AMB A 2.0 AHB 总线 | 第18-25页 |
| ·AHB 互联方案 | 第19-20页 |
| ·传输机制 | 第20-22页 |
| ·传输类型 | 第22-23页 |
| ·传输方向与大小 | 第23页 |
| ·从设备传输响应 | 第23-25页 |
| ·多层总线架构 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 XDNP 总线协议设计 | 第27-45页 |
| ·XDNP 多层总线结构 | 第27-30页 |
| ·控制平面层总线 | 第27-28页 |
| ·数据平面层总线 | 第28-30页 |
| ·XDNP 片上互联总线协议 | 第30-43页 |
| ·命令总线 | 第30-35页 |
| ·数据总线 | 第35-43页 |
| ·常规通信方式 | 第37-40页 |
| ·时分复用总线技术 | 第40-43页 |
| ·本章小结 | 第43-45页 |
| 第四章 XDNP 命令总线及时分复用总线的设计实现 | 第45-57页 |
| ·命令总线仲裁算法 | 第45-49页 |
| ·第一级可打断固定优先级算法 | 第46-47页 |
| ·第二级轮转优先级仲裁算法 | 第47页 |
| ·混合仲裁策略 | 第47-49页 |
| ·命令仲裁器的硬件实现 | 第49-54页 |
| ·工作机制 | 第50-52页 |
| ·设计改进 | 第52-54页 |
| ·时分复用总线的实现 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 总线功能验证与命令仲裁器综合 | 第57-67页 |
| ·验证简介 | 第57-59页 |
| ·验证方法 | 第57-58页 |
| ·功能仿真验证 | 第58-59页 |
| ·仿真工具 | 第59页 |
| ·总线功能仿真验证 | 第59-64页 |
| ·命令总线仲裁器的验证 | 第60-62页 |
| ·数据总线接口信号验证 | 第62-64页 |
| ·命令总线仲裁器的逻辑综合 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 第六章 结束语 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 研究成果 | 第71-73页 |
| 附录 | 第73-75页 |