首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

多核网络处理器总线协议设计与实现

摘要第1-4页
Abstract第4-5页
目录第5-7页
第一章 绪论第7-11页
   ·网络处理器技术背景第7-8页
   ·课题研究内容第8-9页
   ·论文主要工作及安排第9-11页
第二章 SoC 设计方法与片上总线技术第11-27页
   ·SoC 设计技术第11-13页
     ·IP 重用技术第11-12页
     ·总线架构技术第12-13页
   ·常用 SoC 片上总线介绍第13-25页
     ·CoreConnect 总线第13-15页
     ·Wishbone 总线第15-18页
     ·AMB A 2.0 AHB 总线第18-25页
       ·AHB 互联方案第19-20页
       ·传输机制第20-22页
       ·传输类型第22-23页
       ·传输方向与大小第23页
       ·从设备传输响应第23-25页
   ·多层总线架构第25-26页
   ·本章小结第26-27页
第三章 XDNP 总线协议设计第27-45页
   ·XDNP 多层总线结构第27-30页
     ·控制平面层总线第27-28页
     ·数据平面层总线第28-30页
   ·XDNP 片上互联总线协议第30-43页
     ·命令总线第30-35页
     ·数据总线第35-43页
       ·常规通信方式第37-40页
       ·时分复用总线技术第40-43页
   ·本章小结第43-45页
第四章 XDNP 命令总线及时分复用总线的设计实现第45-57页
   ·命令总线仲裁算法第45-49页
     ·第一级可打断固定优先级算法第46-47页
     ·第二级轮转优先级仲裁算法第47页
     ·混合仲裁策略第47-49页
   ·命令仲裁器的硬件实现第49-54页
     ·工作机制第50-52页
     ·设计改进第52-54页
   ·时分复用总线的实现第54-56页
   ·本章小结第56-57页
第五章 总线功能验证与命令仲裁器综合第57-67页
   ·验证简介第57-59页
     ·验证方法第57-58页
     ·功能仿真验证第58-59页
     ·仿真工具第59页
   ·总线功能仿真验证第59-64页
     ·命令总线仲裁器的验证第60-62页
     ·数据总线接口信号验证第62-64页
   ·命令总线仲裁器的逻辑综合第64-66页
   ·本章小结第66-67页
第六章 结束语第67-68页
致谢第68-69页
参考文献第69-71页
研究成果第71-73页
附录第73-75页

论文共75页,点击 下载论文
上一篇:千兆网络通信系统的FPGA设计实现
下一篇:PoP回流焊工艺参数分析及质量评估软件开发