首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信系统(传输系统)论文

千兆网络通信系统的FPGA设计实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·研究背景及研究意义第7-8页
   ·国内外研究现状第8-9页
   ·片上可编程系统(SOPC)简介第9-10页
   ·研究内容和论文组织安排第10-13页
第二章 千兆以太网理论基础第13-27页
   ·千兆以太网标准第13-23页
     ·介质访问控制(MAC)第15-18页
     ·介质无关接口(MII)第18-22页
     ·物理层技术第22-23页
   ·基于 FPGA 的嵌入式千兆以太网解决方案第23-26页
     ·千兆以太网 PHY 芯片硬件第23-25页
     ·嵌入式系统的千兆以太网 TCP/IP 协议栈第25-26页
     ·基于 Virtex-5 的千兆以太网架构第26页
   ·本章小结第26-27页
第三章 Xilinx SOPC 开发设计介绍第27-39页
   ·Xilinx Virtex-5 片内资源简介第27-28页
   ·MicroBlaze 软核处理器第28-33页
     ·MicroBlaze 体系结构第29-30页
     ·MicroBlaze 总线架构第30-33页
   ·PowerPC 硬核处理器第33-37页
     ·PowerPC 体系结构第33-35页
     ·PowerPC 总线接口第35-36页
     ·PowerPC 其他接口第36-37页
   ·Xilinx 嵌入式系统开发流程第37-38页
   ·本章小结第38-39页
第四章 基于 Virtex-5 的千兆网络通信系统设计第39-59页
   ·硬件环境介绍第39-40页
   ·基于 MicroBlaze 的千兆网络通信系统搭建第40-52页
     ·基于 PLB 总线的硬件平台构建和 IP 参数配置第41-46页
     ·系统软件平台选择和配置第46-48页
     ·系统应用程序设计第48-52页
   ·基于 PowerPC 的千兆网络通信系统搭建第52-58页
     ·基于 PowerPC 处理器的硬件平台系统构建第53-54页
     ·PowerPC 的内存管理单元第54页
     ·PowerPC 的 HDMA 实现第54-57页
     ·PowerPC 的中断管理机制第57-58页
   ·本章小结第58-59页
第五章 千兆网络通信系统的调试验证第59-67页
   ·调试环境的建立第59-60页
   ·系统测试第60-65页
     ·下载与运行第60页
     ·网络连通测试与抓包分析第60-62页
     ·基于 MicroBlaze 的系统测试第62-64页
     ·基于 PowerPC 的系统测试第64-65页
   ·系统性能分析第65-67页
第六章 总结与展望第67-69页
 一、全文工作的总结第67页
 二、未来工作的发展和展望第67-69页
致谢第69-71页
参考文献第71-75页
研究成果第75-76页

论文共76页,点击 下载论文
上一篇:10A/100V VDMOS的研发设计
下一篇:多核网络处理器总线协议设计与实现