24位高分辨率数据采集模块设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-11页 |
1.1 课题的研究意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文主要完成工作及章节安排 | 第10-11页 |
第二章 数据采集模块的硬件总体方案设计 | 第11-19页 |
2.1 模块功能需求 | 第11页 |
2.2 数据采集模块指标要求 | 第11页 |
2.3 总体方案 | 第11-18页 |
2.3.1 信号调理电路 | 第12页 |
2.3.2 模数转换模块 | 第12-16页 |
2.3.2.1 Σ-Δ 型ADC | 第13-16页 |
2.3.2.2 A/D的误差来源以及解决方法 | 第16页 |
2.3.3 高速数据传输接.模块 | 第16-17页 |
2.3.4 时钟模块 | 第17-18页 |
2.3.5 电源模块 | 第18页 |
2.4 本章小结 | 第18-19页 |
第三章 数据采集模块硬件与逻辑的详细设计 | 第19-51页 |
3.1 信号调理通道的硬件设计 | 第19-24页 |
3.1.1 交流/直流耦合选择电路 | 第19-20页 |
3.1.2 传感器激励电路 | 第20-21页 |
3.1.3 信号跟随器电路 | 第21-22页 |
3.1.4 程控放大器电路 | 第22页 |
3.1.5 有源滤波器电路 | 第22-23页 |
3.1.6 单端转差分电路 | 第23-24页 |
3.2 时钟模块的硬件设计 | 第24页 |
3.3 模数转换模块 | 第24-26页 |
3.4 电源模块 | 第26-30页 |
3.5 数据采集模块的逻辑设计 | 第30-47页 |
3.5.1 FPGA芯片的选择 | 第30-32页 |
3.5.2 FPGA建模语言介绍 | 第32页 |
3.5.3 模数转换器的接收接.逻辑设计 | 第32-35页 |
3.5.4 数字滤波器的设计 | 第35-38页 |
3.5.5 模拟通道控制模块的逻辑设计 | 第38页 |
3.5.6 PCI总线控制器模块的设计 | 第38-47页 |
3.5.6.1 PCI总线物理地址空间的划分 | 第40-45页 |
3.5.6.2 本地总线逻辑设计 | 第45-47页 |
3.6 印制电路板的设计 | 第47-50页 |
3.7 本章小结 | 第50-51页 |
第四章 数据采集模块的驱动设计 | 第51-59页 |
4.1 软件设计的总体框架 | 第51-52页 |
4.2 数据采集卡的驱动程序设计 | 第52-58页 |
4.2.1 设备驱动程序设计 | 第52-55页 |
4.2.1.1 设备驱动的框架生成 | 第53-55页 |
4.2.2 仪器驱动程序设计 | 第55-58页 |
4.2.2.1 从应用程序到驱动程序的通信 | 第56-57页 |
4.2.2.2 仪器驱动的功能实现 | 第57-58页 |
4.3 本章小结 | 第58-59页 |
第五章 数据采集模块的调试与成果展示 | 第59-67页 |
5.1 电源和程控放大器的测试 | 第59-61页 |
5.1.1 电源的测试 | 第59页 |
5.1.2 程控放大器的调试 | 第59-61页 |
5.2 PCI9054的测试 | 第61-63页 |
5.3 测试信号分析 | 第63-66页 |
5.3.1 单音信号分析 | 第63-65页 |
5.3.2 双音信号分析 | 第65页 |
5.3.3 小信号实际测试 | 第65-66页 |
5.4 数据采集模块实物 | 第66页 |
5.5 本章小结 | 第66-67页 |
第六章 结论与展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-70页 |
攻硕期间取得的成果 | 第70-71页 |