首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--数据处理、数据处理系统论文

基于FPGA和USB2.0总线的多路数据采集系统开发

摘要第4-5页
Abstract第5页
第一章 绪论第9-15页
    1.1 课题研究的背景和意义第9-12页
        1.1.1 课题的研究背景第9-10页
        1.1.2 课题的来源及研究意义第10-12页
    1.2 数据采集技术的研究现状和发展方向第12页
    1.3 本文的主要研究内容和组织结构第12-15页
        1.3.1 主要研究内容第12-13页
        1.3.2 本文组织结构第13-15页
第二章 采集系统的硬件设计第15-34页
    2.1 采集系统硬件总体设计第15-17页
    2.2 采集系统主要芯片的选型第17-21页
        2.2.1 USB 接口芯片的选型第17-18页
        2.2.2 FPGA 芯片的选型第18-19页
        2.2.3 SDRAM 芯片的选型第19-20页
        2.2.4 ADC 芯片的选型第20-21页
    2.3 采集系统硬件电路设计第21-33页
        2.3.1 系统电源和复位电路设计第21-24页
        2.3.2 FPGA 控制电路设计第24-28页
        2.3.3 ADC 模数转换电路设计第28-29页
        2.3.4 USB 接口电路设计第29-31页
        2.3.5 SDRAM 缓存电路设计第31-33页
    2.4 本章小结第33-34页
第三章 USB FX2LP 固件的编写和驱动的配置第34-49页
    3.1 FX2LP 固件的固件框架第34-37页
    3.2 Slave FIFO 固件程序编写第37-39页
        3.2.1 Slave FIFO 的寄存器配置第37-38页
        3.2.2 FX2LP Slave FIFO 固件程序设计第38-39页
    3.3 FX2LP 自定义命令固件的编写第39-46页
        3.3.1 FX2LP 控制方案的确定第39-42页
        3.3.2 FX2LP 自定义命令固件的编写第42-46页
    3.4 通用 Windows USB 设备驱动配置第46-48页
    3.5 本章小结第48-49页
第四章 FPGA 控制模块的编写第49-75页
    4.1 FPGA 开发的一般流程第49-51页
    4.2 采集系统 FPGA 控制模块的总体设计第51-52页
    4.3 ADC LTC1609 控制模块的设计实现第52-58页
        4.3.1 LTC1609 工作模式选择和采样时序分析第52-53页
        4.3.2 LTC1609 控制模块的编写第53-55页
        4.3.3 LTC1609 控制模块时序仿真第55-58页
    4.4 多路 ADC 并行采集控制模块的设计实现第58-63页
        4.4.1 多路 ADC 并行采集控制模块的功能分析第58页
        4.4.2 FPGA 多路 ADC 并行采集控制模块的编写第58-61页
        4.4.3 多路 ADC 并行采集控制模块的时序仿真第61-63页
    4.5 FX2LP SlaveFIFO 写控制模块的设计实现第63-68页
        4.5.1 FX2LP Slave FIFO 模式详解及时序分析第63-65页
        4.5.2 FPGA FX2LP SlaveFIFO 写控制模块控制模块的编写第65-66页
        4.5.3 FX2LP SlaveFIFO 写控制模块的时序仿真第66-68页
    4.6 DCFIFO 读写模块的设计实现第68-72页
        4.6.1 双时钟先入先出缓冲 DCFIFO 读写模块的时序分析第68-70页
        4.6.2 DCFIFO 读写模块的编写第70-72页
    4.7 主机命令解码模块设计实现第72页
    4.8 采集系统时钟 PLL 配置第72-74页
    4.9 本章小结第74-75页
第五章 SDRAM 读写控制和乒乓操作控制模块的设计实现第75-97页
    5.1 SDRAM 读写控制模块总体设计第75-76页
    5.2 SDRAM 时序控制模块的编写第76-82页
        5.2.1 SDRAM 的自动刷新第76-77页
        5.2.2 SDRAM 的初始化模块第77-78页
        5.2.3 SDRAM 的突发写/读操作第78-82页
    5.3 SDRAM 命令控制模块的编写第82-83页
    5.4 SDRAM 数据控制模块的编写第83-84页
    5.5 SDRAM 读写数据量控制模块的编写第84-85页
    5.6 SDRAM 数据读写控制模块的编写第85-87页
    5.7 SDRAM 读写控制模块仿真第87-90页
    5.8 SDRAM 乒乓操作控制模块的编写第90-95页
        5.8.1 乒乓操作原理第90-91页
        5.8.2 SDRAM 乒乓操作控制模块的编写第91-93页
        5.8.3 SDRAM 乒乓操作控制模块的仿真第93-95页
    5.9 本章小结第95-97页
第六章 采集系统的主机软件开发第97-109页
    6.1 数据采集系统主机软件的编写第97-106页
        6.1.1 Cypress USB 的应用程序编程方法简述第97-99页
        6.1.2 USB 设备的识别、枚举第99-101页
        6.1.3 发送采集控制命令第101页
        6.1.4 多通道采集数据的分离、存储第101-102页
        6.1.5 采集数据的波形回放第102-103页
        6.1.6 数据采集软件操作说明第103-106页
    6.2 采集系统的测试第106-108页
    6.3 本章小结第108-109页
总结第109-110页
参考文献第110-113页
附录第113-114页
攻读学位期间取得的研究成果第114-115页
致谢第115页

论文共115页,点击 下载论文
上一篇:城市快速公交线网规划方法研究
下一篇:道路货运企业风险管理研究