中文摘要 | 第1-3页 |
Abstrac | 第3-6页 |
第一章 绪论 | 第6-12页 |
§1.1 集成电路设计方法学和工具的变革 | 第6-8页 |
§1.2 芯片的设计步骤及不同设计方法 | 第8-9页 |
§1.3 深亚微米技术带来的挑战 | 第9-10页 |
§1.4 EDA设计技术的最新发展 | 第10-11页 |
§1.5 本文的主要工作 | 第11-12页 |
第二章 逻辑综合 | 第12-22页 |
§2.1 引言 | 第12页 |
§2.2 逻辑综合的作用 | 第12-13页 |
§2.3 逻辑化简的基本原理 | 第13-16页 |
2.3.1 逻辑函数的多维体表示 | 第13-14页 |
2.3.2 综合的基本思路 | 第14-16页 |
§2.4 逻辑网络的性能化简 | 第16-18页 |
2.4.1 引言 | 第16页 |
2.4.2 同步时序电路中的时序关系 | 第16-17页 |
2.4.3 时序分析 | 第17-18页 |
§2.5 逻辑综合的特点 | 第18-19页 |
§2.6 逻辑综合系统结构 | 第19页 |
§2.7 基于综合的设计方法 | 第19-22页 |
第三章 针对综合的编码技巧 | 第22-47页 |
§3.1 IF语句和CASE语句的编码风格 | 第22-24页 |
§3.2 迟到达信号的正语句和CASE语句的编码 | 第24-32页 |
§3.3 逻辑建立模块(logic building blocks)的编码风格 | 第32-41页 |
§3.4 高性能的编码技巧 | 第41-44页 |
§3.5 一般编码风格的指导 | 第44-47页 |
第四章 ASIP | 第47-59页 |
§4.1 引言 | 第47页 |
§4.2 ASIP设计方法 | 第47-49页 |
§4.3 在HDTV中使用的ASIP的设计 | 第49-52页 |
§4.4 ASIP的硬件实现 | 第52-59页 |
4.4.1 指令执行流水 | 第52页 |
4.4.2 寄存器的安排 | 第52-53页 |
4.4.3 硬件结构与说明 | 第53-59页 |
第五章 基于逻辑综合的设计方法在ASIP设计中的应用 | 第59-63页 |
§5.1 ASIP的设计流程 | 第59页 |
§5.2 不同结构的ASIP的逻辑综合结果比较 | 第59-60页 |
§5.3 同种体系结构的不同寄存器尺寸的ASIP的比较 | 第60-61页 |
§5.4 不同的编码技巧在ASIP设计上的应用 | 第61-62页 |
§5.5 结束语 | 第62-63页 |
参考文献 | 第63-65页 |
致谢 | 第65页 |