USB KEY加密安全芯片的设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第一章 绪论 | 第10-20页 |
| ·研究背景与意义 | 第10-13页 |
| ·本课题的研究进展 | 第13-17页 |
| ·本文主要研究内容 | 第17-20页 |
| 第二章 需求分析与总体设计 | 第20-38页 |
| ·USB Key加密安全芯片概述 | 第20页 |
| ·运算器和控制器 | 第20-24页 |
| ·中央处理器 | 第20-21页 |
| ·CPU主要功能 | 第21-22页 |
| ·CPU内部存储器 | 第22页 |
| ·CPU寻址方式 | 第22-23页 |
| ·端口操作 | 第23-24页 |
| ·存储器 | 第24-30页 |
| ·随机存储器 | 第24-26页 |
| ·只读存储器 | 第26-29页 |
| ·flash存储器 | 第29-30页 |
| ·密码协处理器 | 第30-31页 |
| ·输入输出模块 | 第31-35页 |
| ·通用串行总线 | 第31-33页 |
| ·UART模块 | 第33-35页 |
| ·整体架构 | 第35-36页 |
| ·小结 | 第36-38页 |
| 第三章 高性能RSA协处理器的设计与实现 | 第38-56页 |
| ·RSA算法数学原理 | 第38页 |
| ·模幂运算的复杂度分析 | 第38-43页 |
| ·模幂运算的分解 | 第38-40页 |
| ·模乘运算的分解 | 第40-43页 |
| ·强素数的生成 | 第43-44页 |
| ·软硬件协同设计 | 第44-54页 |
| ·软硬件协同设计思想 | 第44-46页 |
| ·乘法器硬件设计 | 第46-49页 |
| ·RSA软件设计 | 第49-54页 |
| ·预期性能指标 | 第54页 |
| ·小结 | 第54-56页 |
| 第四章 对称与散列算法协处理器设计 | 第56-70页 |
| ·DES算法协处理器设计 | 第56-60页 |
| ·SM4算法协处理器设计 | 第60-63页 |
| ·SHA256算法协处理器设计 | 第63-67页 |
| ·SM3算法协处理器设计 | 第67-69页 |
| ·小结 | 第69-70页 |
| 第五章 实际产品的测试与验证 | 第70-76页 |
| ·测试环境的搭建 | 第71-72页 |
| ·算法正确性测试 | 第72-73页 |
| ·单项测试 | 第72页 |
| ·多项综合测试 | 第72-73页 |
| ·算法性能测试 | 第73-74页 |
| ·相关应用 | 第74-75页 |
| ·小结 | 第75-76页 |
| 第六章 结论与展望 | 第76-78页 |
| ·全文工作总结 | 第76-77页 |
| ·未来工作展望 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 致谢 | 第80-82页 |
| 个人简历、在学期间发表的论文与研究成果 | 第82页 |