| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 绪论 | 第7-10页 |
| ·专用集成电路发展综述 | 第7页 |
| ·集成电路技术的主要发展方向和趋势 | 第7-8页 |
| ·器件的特征尺寸不断缩小 | 第7-8页 |
| ·系统集成芯片(SOC) | 第8页 |
| ·本文的主要研究工作 | 第8-10页 |
| 2 专用集成电路的设计流程介绍 | 第10-15页 |
| ·设计输入 | 第11页 |
| ·逻辑仿真 | 第11-13页 |
| ·逻辑综合 | 第13页 |
| ·布局/布线 | 第13页 |
| ·版图编辑 | 第13页 |
| ·物理验证 | 第13-15页 |
| 3 高速FFT处理器算法设计和MATLAB系统仿真 | 第15-53页 |
| ·快速傅立叶变换算法分析 | 第15-25页 |
| ·按时间抽取基—2FFT算法 | 第16-18页 |
| ·按频率抽取基—2 FFT算法 | 第18-19页 |
| ·按时间抽取基—4 FFT算法 | 第19-21页 |
| ·按频率抽取基—4 FFT算法 | 第21-23页 |
| ·快速傅里叶反变换(IFFT)算法简介 | 第23-24页 |
| ·基—2/基—4 FFT算法与直接DFT算法的比较 | 第24-25页 |
| ·FFT算法小节 | 第25页 |
| ·高速FFT处理器硬件设计 | 第25-48页 |
| ·FFT处理器发展现状 | 第25-27页 |
| ·浮点、块浮点和定点FFT | 第27-28页 |
| ·VLSI硬件设计原则 | 第28-29页 |
| ·高速FFT处理器硬件架构设计 | 第29-48页 |
| ·FFT处理器蝶形运算单元结构分析 | 第30-31页 |
| ·1K点1G吞吐率FFT处理器核心算法结构分析 | 第31-35页 |
| ·4~64K点数字脉冲压缩处理器核心算法结构分析 | 第35-47页 |
| ·块浮点电路结构分析 | 第47-48页 |
| ·MATLAB系统仿真 | 第48-53页 |
| ·FFT运算仿真 | 第48-51页 |
| ·FFT运算量化误差 | 第51页 |
| ·数字脉冲压缩仿真 | 第51-53页 |
| 4 高速FFT处理器物理实现 | 第53-68页 |
| ·蝶形运算单元BFU | 第53-54页 |
| ·旋转因子产生单元 | 第54-55页 |
| ·数据存储单元 | 第55页 |
| ·地址产生单元 | 第55页 |
| ·IO设计 | 第55-56页 |
| ·RTL行为级仿真 | 第56-60页 |
| ·1K点1G吞吐率FFT运算RTL行为级仿真 | 第57-58页 |
| ·数字脉冲压缩运算RTL行为级仿真 | 第58-60页 |
| ·FPGA功能性验证 | 第60-62页 |
| ·1K点1G吞吐率FFT运算FPGA验证 | 第60-61页 |
| ·数字脉冲压缩运算的FPGA验证 | 第61-62页 |
| ·综合与静态时序分析 | 第62-67页 |
| ·芯片的后端版图设计介绍 | 第67-68页 |
| 5 结束语 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |