基于GPU的小时延故障模拟方法研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
插图索引 | 第10-11页 |
附表索引 | 第11-12页 |
第1章 绪论 | 第12-23页 |
1.1 研究背景和意义 | 第12-13页 |
1.2 时延测试和GPU的相关理论 | 第13-21页 |
1.2.1 时延故障和测试的概念 | 第13-14页 |
1.2.2 GPU的相关概念 | 第14-21页 |
1.3 本文的主要工作 | 第21-22页 |
1.4 本文的组织结构 | 第22-23页 |
第2章 时延故障模拟方法综述 | 第23-38页 |
2.1 引言 | 第23-24页 |
2.2 模拟的层次与模拟器的类型 | 第24-25页 |
2.3 用于真值模拟的算法 | 第25-28页 |
2.3.1 编码模拟 | 第26页 |
2.3.2 事件驱动模拟 | 第26-28页 |
2.4 通用故障模拟技术的发展 | 第28-32页 |
2.4.1 串行故障模拟 | 第28-29页 |
2.4.2 并行故障模拟 | 第29-30页 |
2.4.3 推演故障模拟 | 第30-31页 |
2.4.4 并发故障模拟 | 第31-32页 |
2.5 时延故障模拟的现状 | 第32-34页 |
2.5.1 大时延故障模拟 | 第32-33页 |
2.5.2 小时延故障模拟 | 第33-34页 |
2.6 小时延故障评估的方法 | 第34-36页 |
2.7 小结 | 第36-38页 |
第3章 基于临界路径的故障模拟器在GPU上的实现 | 第38-48页 |
3.1 引言 | 第38-39页 |
3.2 波形模拟 | 第39-40页 |
3.3 临界路径追踪模拟 | 第40-42页 |
3.4 GPU众核结构的特点 | 第42页 |
3.5 GPU与小时延故障模拟算法的有效结合 | 第42-46页 |
3.5.1 电路预处理 | 第42-43页 |
3.5.2 基于临界路径的小时延模拟过程 | 第43-46页 |
3.6 实验结果和分析 | 第46页 |
3.7 小结 | 第46-48页 |
第4章 运用GPU计算的小时延故障模拟加速器 | 第48-56页 |
4.1 引言 | 第48页 |
4.2 本章用到的模拟技术 | 第48-53页 |
4.2.1 门的模拟 | 第48-50页 |
4.2.2 无故障电路与故障电路的波形模拟 | 第50-51页 |
4.2.3 电路的模拟及模拟流程 | 第51-53页 |
4.3 实验结果及分析 | 第53-54页 |
4.4 小结 | 第54-56页 |
结论 | 第56-58页 |
参考文献 | 第58-63页 |
附录A 攻读硕士学位期间发表的论文 | 第63-64页 |
致谢 | 第64页 |