基于RapidIO的读写DMA引擎设计与实现
摘要 | 第11-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第14-23页 |
1.1 课题研究背景 | 第14页 |
1.2 高速串行总线技术的发展 | 第14-16页 |
1.3 RapidIO互连技术 | 第16-20页 |
1.3.1 RapidIO简介及技术特点 | 第16-18页 |
1.3.2 RapidIO的应用 | 第18-19页 |
1.3.3 RapidIO的现状与未来 | 第19-20页 |
1.4 DMA技术及其在高速接口中的应用 | 第20-21页 |
1.5 论文的研究内容 | 第21-22页 |
1.6 论文的总体结构 | 第22-23页 |
第二章 RapidIO基本操作及传输模式 | 第23-38页 |
2.1 RapidIO的结构 | 第23-25页 |
2.2 基本I/O操作及包格式 | 第25-28页 |
2.3 PIO操作 | 第28-31页 |
2.3.1 APIO操作 | 第28-30页 |
2.3.2 RPIO操作 | 第30-31页 |
2.4 RapidIO基本的传输模式 | 第31-35页 |
2.4.1 PIO传输模式 | 第31-34页 |
2.4.2 DMA传输模式 | 第34-35页 |
2.5 PIO模式与DMA模式的对比 | 第35-37页 |
2.5.1 功能实现 | 第35-36页 |
2.5.2 配置通路 | 第36页 |
2.5.3 数据通路 | 第36-37页 |
2.6 本章小结 | 第37-38页 |
第三章 读写DMA引擎的功能与结构设计 | 第38-52页 |
3.1 DMA传输技术 | 第38-39页 |
3.1.1 普通DMA控制器的结构与组成 | 第38-39页 |
3.1.2 普通DMA控制器的工作原理 | 第39页 |
3.2 读写DMA引擎的功能实现 | 第39-42页 |
3.2.1 单引擎工作 | 第40-41页 |
3.2.2 多引擎工作 | 第41-42页 |
3.3 可实现的配置方式 | 第42-44页 |
3.3.1 基于寄存器的DMA引擎 | 第42-43页 |
3.3.2 基于描述符的DMA引擎 | 第43-44页 |
3.4 请求与数据处理 | 第44-49页 |
3.4.1 IB方向 | 第44-48页 |
3.4.2 OB方向 | 第48-49页 |
3.5 读写DMA引擎的结构实现 | 第49-51页 |
3.6 本章小结 | 第51-52页 |
第四章 读写DMA引擎核心功能单元的设计 | 第52-69页 |
4.1 读DMA引擎 | 第52-62页 |
4.1.1 OB方向 | 第52-55页 |
4.1.2 IB方向 | 第55-62页 |
4.2 写DMA引擎 | 第62-67页 |
4.2.1 IB方向 | 第62-64页 |
4.2.2 OB方向 | 第64-67页 |
4.3 读写引擎对比 | 第67-68页 |
4.4 本章小结 | 第68-69页 |
第五章 读写DMA引擎的验证与性能评估 | 第69-82页 |
5.1 功能模拟验证 | 第69-73页 |
5.1.1 寄存器配置 | 第69-71页 |
5.1.2 功能验证 | 第71-73页 |
5.2 逻辑综合 | 第73-75页 |
5.3 带宽测试 | 第75-77页 |
5.4 性能评估 | 第77-81页 |
5.4.1 配置对比 | 第77-78页 |
5.4.2 启动延迟对比 | 第78-79页 |
5.4.3 传输耗时对比 | 第79-80页 |
5.4.4 功耗对比 | 第80-81页 |
5.5 本章小结 | 第81-82页 |
第六章 结束语 | 第82-84页 |
6.1 论文总结 | 第82页 |
6.2 工作展望 | 第82-84页 |
致谢 | 第84-86页 |
参考文献 | 第86-89页 |
作者在学期间取得的学术成果 | 第89页 |