首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于RapidIO的读写DMA引擎设计与实现

摘要第11-12页
ABSTRACT第12-13页
第一章 绪论第14-23页
    1.1 课题研究背景第14页
    1.2 高速串行总线技术的发展第14-16页
    1.3 RapidIO互连技术第16-20页
        1.3.1 RapidIO简介及技术特点第16-18页
        1.3.2 RapidIO的应用第18-19页
        1.3.3 RapidIO的现状与未来第19-20页
    1.4 DMA技术及其在高速接口中的应用第20-21页
    1.5 论文的研究内容第21-22页
    1.6 论文的总体结构第22-23页
第二章 RapidIO基本操作及传输模式第23-38页
    2.1 RapidIO的结构第23-25页
    2.2 基本I/O操作及包格式第25-28页
    2.3 PIO操作第28-31页
        2.3.1 APIO操作第28-30页
        2.3.2 RPIO操作第30-31页
    2.4 RapidIO基本的传输模式第31-35页
        2.4.1 PIO传输模式第31-34页
        2.4.2 DMA传输模式第34-35页
    2.5 PIO模式与DMA模式的对比第35-37页
        2.5.1 功能实现第35-36页
        2.5.2 配置通路第36页
        2.5.3 数据通路第36-37页
    2.6 本章小结第37-38页
第三章 读写DMA引擎的功能与结构设计第38-52页
    3.1 DMA传输技术第38-39页
        3.1.1 普通DMA控制器的结构与组成第38-39页
        3.1.2 普通DMA控制器的工作原理第39页
    3.2 读写DMA引擎的功能实现第39-42页
        3.2.1 单引擎工作第40-41页
        3.2.2 多引擎工作第41-42页
    3.3 可实现的配置方式第42-44页
        3.3.1 基于寄存器的DMA引擎第42-43页
        3.3.2 基于描述符的DMA引擎第43-44页
    3.4 请求与数据处理第44-49页
        3.4.1 IB方向第44-48页
        3.4.2 OB方向第48-49页
    3.5 读写DMA引擎的结构实现第49-51页
    3.6 本章小结第51-52页
第四章 读写DMA引擎核心功能单元的设计第52-69页
    4.1 读DMA引擎第52-62页
        4.1.1 OB方向第52-55页
        4.1.2 IB方向第55-62页
    4.2 写DMA引擎第62-67页
        4.2.1 IB方向第62-64页
        4.2.2 OB方向第64-67页
    4.3 读写引擎对比第67-68页
    4.4 本章小结第68-69页
第五章 读写DMA引擎的验证与性能评估第69-82页
    5.1 功能模拟验证第69-73页
        5.1.1 寄存器配置第69-71页
        5.1.2 功能验证第71-73页
    5.2 逻辑综合第73-75页
    5.3 带宽测试第75-77页
    5.4 性能评估第77-81页
        5.4.1 配置对比第77-78页
        5.4.2 启动延迟对比第78-79页
        5.4.3 传输耗时对比第79-80页
        5.4.4 功耗对比第80-81页
    5.5 本章小结第81-82页
第六章 结束语第82-84页
    6.1 论文总结第82页
    6.2 工作展望第82-84页
致谢第84-86页
参考文献第86-89页
作者在学期间取得的学术成果第89页

论文共89页,点击 下载论文
上一篇:LTE/LTE-A核心网IP化带来的安全问题研究
下一篇:减少芯片分层缺陷的废弃线路板拆解工艺研究及其优化