声纳浮标数据采集系统的设计与实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 绪论 | 第10-13页 |
1.1 论文背景和意义 | 第10页 |
1.2 国内外研究现状及发展趋势 | 第10-12页 |
1.3 系统的技术指标及论文的主要研究内容 | 第12-13页 |
1.3.1 系统主要技术指标 | 第12页 |
1.3.2 论文的主要研究内容 | 第12-13页 |
第2章 系统硬件设计 | 第13-30页 |
2.1 系统硬件总体方案设计 | 第13-14页 |
2.2 系统供电电路设计 | 第14-16页 |
2.3 模数转换单元设计 | 第16-18页 |
2.4 核心控制电路设计 | 第18-21页 |
2.5 数据存储电路设计 | 第21-23页 |
2.6 数据转移电路设计 | 第23-24页 |
2.7 网络通信接口电路设计 | 第24-28页 |
2.7.1 网络芯片选择 | 第24-26页 |
2.7.2 网络通信接口电路设计 | 第26-28页 |
2.8 浮标工作状态管理单元电路设计 | 第28-29页 |
2.8.1 MSP430电路设计 | 第28页 |
2.8.2 实时时钟电路设计 | 第28-29页 |
2.8.3 电源电压输出控制电路设计 | 第29页 |
2.9 本章小结 | 第29-30页 |
第3章 系统软件设计 | 第30-47页 |
3.1 系统软件总体方案设计 | 第30-31页 |
3.2 模数转换单元程序设计 | 第31-33页 |
3.3 数据存储模块程序设计 | 第33-38页 |
3.3.1 CF卡读写的实现 | 第34-38页 |
3.3.2 FAT32文件系统 | 第38页 |
3.3.3 在CF卡上建立FAT32文件系统 | 第38页 |
3.4 网络通信模块程序设计 | 第38-43页 |
3.4.1 初始化W5100 | 第38-40页 |
3.4.2 端口数据处理 | 第40-42页 |
3.4.3 W5100中断处理 | 第42-43页 |
3.5 工作状态管理单元程序设计 | 第43-46页 |
3.5.1 接收指令及转发指令程序设计 | 第43-44页 |
3.5.2 工作状态管理程序设计 | 第44页 |
3.5.3 实时时钟电路设计 | 第44-46页 |
3.6 本章小结 | 第46-47页 |
第4章 整机测试与验证 | 第47-61页 |
4.1 概述 | 第47页 |
4.2 模数转换单元测试 | 第47-51页 |
4.2.1 模数转换功能测试 | 第47-48页 |
4.2.2 等效输入噪声测试 | 第48-49页 |
4.2.3 通道隔离度测试 | 第49-50页 |
4.2.4 幅相一致性测试 | 第50-51页 |
4.3 数据存储测试 | 第51-55页 |
4.3.1 DSP读写CF卡测试 | 第51-52页 |
4.3.2 读写CF卡速度测试 | 第52-54页 |
4.3.3 DSP写CF卡准确度测试 | 第54-55页 |
4.4 网络通信端口测试 | 第55页 |
4.5 浮标工作状态管理单元测试 | 第55-58页 |
4.5.1 实时时钟电路测试 | 第55-56页 |
4.5.2 工作状态管理测试 | 第56-58页 |
4.6 系统整体测试 | 第58-60页 |
4.7 本章小结 | 第60-61页 |
结论 | 第61-62页 |
参考文献 | 第62-66页 |
致谢 | 第66-67页 |
附录 | 第67页 |