16位可逆算术逻辑运算单元(ALU)的研究与设计
| 摘要 | 第4-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 研究背景及研究现状 | 第10-11页 |
| 1.2 研究目的和意义 | 第11-12页 |
| 1.3 本文的研究内容和章节安排 | 第12-14页 |
| 第二章 量子可逆逻辑基础 | 第14-25页 |
| 2.1 引言 | 第14页 |
| 2.2 量子比特 | 第14-15页 |
| 2.3 量子计算 | 第15-16页 |
| 2.4 常用量子逻辑门 | 第16-21页 |
| 2.4.1 一位量子逻辑门 | 第16-17页 |
| 2.4.2 两位量子逻辑门 | 第17-19页 |
| 2.4.3 Toffoli门 | 第19-20页 |
| 2.4.4 控制交换门 | 第20-21页 |
| 2.5 量子代价 | 第21-23页 |
| 2.6 RCViewer+简介 | 第23-24页 |
| 2.7 本章小结 | 第24-25页 |
| 第三章 可逆电路综合基础 | 第25-31页 |
| 3.1 引言 | 第25页 |
| 3.2 可逆电路的综合方法简介 | 第25-26页 |
| 3.2.1 最优综合方法 | 第25-26页 |
| 3.2.2 启发式综合方法 | 第26页 |
| 3.3 基于ESOP表述式的可逆电路的设计方法 | 第26-28页 |
| 3.4 基于原理图替换方式的可逆电路的设计方法 | 第28-30页 |
| 3.5 本章小结 | 第30-31页 |
| 第四章 组合量子逻辑电路综合方法研究 | 第31-46页 |
| 4.1 引言 | 第31页 |
| 4.2 常规算术/逻辑运算单元简介 | 第31-35页 |
| 4.2.1 74181算术/逻辑运算单元简介 | 第32-33页 |
| 4.2.2 74182先行进位部件简介 | 第33-35页 |
| 4.3 常规逻辑电路的可逆化设计方法 | 第35-41页 |
| 4.3.1 74181的可逆化设计 | 第35-40页 |
| 4.3.2 74182的可逆化设计 | 第40-41页 |
| 4.4 可逆乘法器的设计 | 第41-45页 |
| 4.4.1 阵列乘法器的工作原理 | 第41-42页 |
| 4.4.2 四位可逆阵列乘法器的设计与分析 | 第42-45页 |
| 4.5 本章小结 | 第45-46页 |
| 第五章 时序量子逻辑电路综合方法研究 | 第46-59页 |
| 5.1 引言 | 第46-47页 |
| 5.2 基于可逆逻辑的状态转换图的综合流程 | 第47-53页 |
| 5.3 基于时序量子电路的乘法器设计 | 第53-58页 |
| 5.3.1 基于时序电路的乘法器的工作原理 | 第53-54页 |
| 5.3.2 时序逻辑乘法器的数据通路 | 第54-55页 |
| 5.3.3 时序逻辑乘法器的ASM | 第55-57页 |
| 5.3.4 时序量子逻辑乘法器的综合流程 | 第57-58页 |
| 5.4 本章小结 | 第58-59页 |
| 第六章 总结与展望 | 第59-61页 |
| 6.1 总结 | 第59页 |
| 6.2 展望 | 第59-61页 |
| 参考文献 | 第61-65页 |
| 作者在攻读硕士学位期间的研究成果和科研情况 | 第65-66页 |
| 致谢 | 第66页 |