多媒体解调芯片的扫描设计与物理实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·课题背景 | 第7页 |
·国内外研究现状 | 第7-8页 |
·目的与意义 | 第8页 |
·本文的主要工作和论文结构 | 第8-9页 |
第二章 芯片概述与设计准备 | 第9-15页 |
·芯片概述 | 第9-11页 |
·芯片的功能 | 第9页 |
·芯片的结构 | 第9-10页 |
·封装与工艺 | 第10-11页 |
·芯片中的集成模块 | 第11-13页 |
·数字IP 核与存储器 | 第11-12页 |
·模拟IP 核 | 第12-13页 |
·设计策略与设计环境 | 第13-14页 |
·小结 | 第14-15页 |
第三章 全扫描可测性设计 | 第15-25页 |
·全扫描可测性设计的必要性 | 第15页 |
·芯片的工作模式 | 第15-16页 |
·扫描链的插入 | 第16-22页 |
·基于EDT 的扫描链结构设计 | 第16-19页 |
·旁路设计与网表改进 | 第19-20页 |
·提高测试覆盖率的研究 | 第20-22页 |
·全扫描可测性设计的结果 | 第22-23页 |
·扫描链的重排列和重分配 | 第23页 |
·小结 | 第23-25页 |
第四章 供电设计 | 第25-37页 |
·供电系统的概念设计 | 第25-29页 |
·锡球图的设计 | 第25-26页 |
·电压域的划分 | 第26-27页 |
·供电切换技术的应用 | 第27-28页 |
·供电切换技术的研究与改进 | 第28-29页 |
·ESD 保护电路的设计 | 第29-33页 |
·静电放电与ESD 保护电路 | 第29-31页 |
·引脚环中的ESD 设计 | 第31-33页 |
·数字电路供电设计 | 第33-35页 |
·模拟电路供电设计 | 第35-36页 |
·小结 | 第36-37页 |
第五章 时钟树综合 | 第37-45页 |
·时钟树综合的工程方法与改进 | 第37-39页 |
·模块级门控时钟设计 | 第39-41页 |
·门控时钟的概念 | 第39页 |
·门控时钟的设计 | 第39-40页 |
·门控时钟对于时钟树综合的影响研究 | 第40-41页 |
·时钟树的生成和优化 | 第41-44页 |
·时钟树综合的设计策略 | 第41-42页 |
·时钟树的生成 | 第42-43页 |
·时钟树的优化 | 第43-44页 |
·小结 | 第44-45页 |
第六章 布局布线 | 第45-55页 |
·初步布局布线方法的研究 | 第45-49页 |
·布局布线方法的深度研究与改进 | 第49-51页 |
·LASER FUSE 的应用与研究 | 第51-53页 |
·布局布线结果 | 第53-54页 |
·小结 | 第54-55页 |
第七章 物理验证 | 第55-61页 |
·功耗与压降分析 | 第55-56页 |
·版图验证 | 第56-60页 |
·设计规则检查 | 第56-57页 |
·电气规则检查 | 第57-58页 |
·天线效应检查 | 第58-60页 |
·LVS 检查 | 第60页 |
·ESD 保护电路检查与线检查 | 第60页 |
·小结 | 第60-61页 |
第八章 结束语 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
研究成果 | 第67-68页 |