首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

多媒体解调芯片的扫描设计与物理实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-9页
   ·课题背景第7页
   ·国内外研究现状第7-8页
   ·目的与意义第8页
   ·本文的主要工作和论文结构第8-9页
第二章 芯片概述与设计准备第9-15页
   ·芯片概述第9-11页
     ·芯片的功能第9页
     ·芯片的结构第9-10页
     ·封装与工艺第10-11页
   ·芯片中的集成模块第11-13页
     ·数字IP 核与存储器第11-12页
     ·模拟IP 核第12-13页
   ·设计策略与设计环境第13-14页
   ·小结第14-15页
第三章 全扫描可测性设计第15-25页
   ·全扫描可测性设计的必要性第15页
   ·芯片的工作模式第15-16页
   ·扫描链的插入第16-22页
     ·基于EDT 的扫描链结构设计第16-19页
     ·旁路设计与网表改进第19-20页
     ·提高测试覆盖率的研究第20-22页
   ·全扫描可测性设计的结果第22-23页
   ·扫描链的重排列和重分配第23页
   ·小结第23-25页
第四章 供电设计第25-37页
   ·供电系统的概念设计第25-29页
     ·锡球图的设计第25-26页
     ·电压域的划分第26-27页
     ·供电切换技术的应用第27-28页
     ·供电切换技术的研究与改进第28-29页
   ·ESD 保护电路的设计第29-33页
     ·静电放电与ESD 保护电路第29-31页
     ·引脚环中的ESD 设计第31-33页
   ·数字电路供电设计第33-35页
   ·模拟电路供电设计第35-36页
   ·小结第36-37页
第五章 时钟树综合第37-45页
   ·时钟树综合的工程方法与改进第37-39页
   ·模块级门控时钟设计第39-41页
     ·门控时钟的概念第39页
     ·门控时钟的设计第39-40页
     ·门控时钟对于时钟树综合的影响研究第40-41页
   ·时钟树的生成和优化第41-44页
     ·时钟树综合的设计策略第41-42页
     ·时钟树的生成第42-43页
     ·时钟树的优化第43-44页
   ·小结第44-45页
第六章 布局布线第45-55页
   ·初步布局布线方法的研究第45-49页
   ·布局布线方法的深度研究与改进第49-51页
   ·LASER FUSE 的应用与研究第51-53页
   ·布局布线结果第53-54页
   ·小结第54-55页
第七章 物理验证第55-61页
   ·功耗与压降分析第55-56页
   ·版图验证第56-60页
     ·设计规则检查第56-57页
     ·电气规则检查第57-58页
     ·天线效应检查第58-60页
     ·LVS 检查第60页
     ·ESD 保护电路检查与线检查第60页
   ·小结第60-61页
第八章 结束语第61-63页
致谢第63-65页
参考文献第65-67页
研究成果第67-68页

论文共68页,点击 下载论文
上一篇:SiC垂直功率MOSFET的设计与特性仿真
下一篇:GALS设计方法