摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 绪论 | 第8-11页 |
·高级加密标准的起源 | 第8-9页 |
·AES 硬件实现现状 | 第9页 |
·本文内容安排 | 第9-11页 |
第二章 数学预备知识 | 第11-16页 |
·有限域 | 第11-12页 |
·多项式和扩展域 | 第12-13页 |
·多项式与字节 | 第13-14页 |
·多项式与字节向量 | 第14-15页 |
·本章小结 | 第15-16页 |
第三章 AES 算法描述 | 第16-31页 |
·符号和约定 | 第16-17页 |
·AES 的结构 | 第17-19页 |
·轮函数 | 第19-26页 |
·字节代换变换 | 第19-21页 |
·行移位变换 | 第21-23页 |
·列混淆变换 | 第23-25页 |
·轮密钥加变换 | 第25-26页 |
·密钥编排 | 第26-27页 |
·解密 | 第27-30页 |
·本章小结 | 第30-31页 |
第四章 AES IP 核的设计 | 第31-63页 |
·可重用设计概述 | 第31-32页 |
·设计目标 | 第32-33页 |
·IP 接口定义 | 第33-36页 |
·接口信号 | 第33-34页 |
·寄存器描述 | 第34-36页 |
·总体结构 | 第36-37页 |
·加密运算的数据通路 | 第37-42页 |
·一种等价加密 | 第38-39页 |
·数据通路 | 第39-42页 |
·SBOX 的小面积实现 | 第42-47页 |
·复合域 | 第42-44页 |
·GF(24)上的运算 | 第44-46页 |
·合并的Sbox | 第46-47页 |
·MIXCOLUMN/INVMIXCOLUMN 的因子分解 | 第47-53页 |
·MixColumn 的因子分解 | 第48页 |
·InvMixColumn 的因子分解 | 第48-53页 |
·可配置的密钥编排 | 第53-61页 |
·实时的密钥扩展 | 第53-54页 |
·逆密钥扩展算法 | 第54-55页 |
·密钥扩展模块的设计 | 第55-61页 |
·实现结果及比较 | 第61-62页 |
·本章小结 | 第62-63页 |
第五章 AES IP 核的验证 | 第63-70页 |
·IP 核验证概述 | 第63-64页 |
·测试平台 | 第64-68页 |
·子模块的测试平台 | 第64-65页 |
·IP 核的测试平台 | 第65-67页 |
·FPGA 原型 | 第67-68页 |
·验证测试集 | 第68页 |
·时序验证 | 第68-69页 |
·本章小结 | 第69-70页 |
第六章 总结与展望 | 第70-71页 |
参考文献 | 第71-74页 |
致谢 | 第74-75页 |
攻读硕士学位期间已发表或录用的论文 | 第75-78页 |
上海交通大学学位论文答辩决议书 | 第78页 |