带纹波抑制环路的植入式低噪声模拟前端研究与设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-16页 |
1.1 研究背景 | 第9-10页 |
1.2 研究意义 | 第10页 |
1.3 研究现状 | 第10-14页 |
1.4 论文研究内容及组织结构 | 第14-15页 |
1.5 本章小结 | 第15-16页 |
第二章 植入式模拟前端电路系统方案设计 | 第16-21页 |
2.1 生物电信号的种类及特征 | 第16页 |
2.2 模拟前端植入式应用设计考虑 | 第16-17页 |
2.3 植入式模拟前端方案设计 | 第17-20页 |
2.3.1 前置放大器设计方案 | 第18-19页 |
2.3.2 低通滤波器设计方案 | 第19页 |
2.3.3 可变增益放大器设计方案 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
第三章 斩波调制前置放大器的设计 | 第21-40页 |
3.1 斩波调制技术 | 第21-24页 |
3.1.1 基本原理 | 第21-22页 |
3.1.2 斩波调制技术对放大器噪声的影响 | 第22-24页 |
3.1.3 斩波放大器的输出纹波 | 第24页 |
3.2 斩波调制前置放大器核心电路设计 | 第24-27页 |
3.3 带直流偏置功能的纹波抑制环路设计 | 第27-30页 |
3.4 斩波调制前置放大器整体电路设计 | 第30-33页 |
3.5 仿真结果 | 第33-39页 |
3.6 本章小结 | 第39-40页 |
第四章 模拟前端芯片其他模块的设计 | 第40-52页 |
4.1 开关电容滤波器的设计 | 第40-49页 |
4.1.1 开关电容积分器的实现 | 第40-42页 |
4.1.2 RLC 型低通滤波器的实现 | 第42-45页 |
4.1.3 运算放大器以及不交叠时钟的设计 | 第45-47页 |
4.1.4 开关电容滤波器仿真结果 | 第47-49页 |
4.2 可变增益放大器的设计 | 第49-50页 |
4.3 基准电流源的设计 | 第50-51页 |
4.4 本章小结 | 第51-52页 |
第五章 模拟前端芯片的版图设计及后仿真 | 第52-58页 |
5.1 模拟前端芯片的版图设计 | 第52-53页 |
5.2 模拟前端芯片整体后仿真 | 第53-57页 |
5.3 本章小结 | 第57-58页 |
总结与展望 | 第58-59页 |
参考文献 | 第59-64页 |
攻读硕士学位期间取得的研究成果 | 第64-65页 |
致谢 | 第65-66页 |
附件 | 第66页 |