12bit 50MSPS流水线ADC中基准电压源的设计
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 绪论 | 第9-13页 |
| 1.1 研究背景及意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-11页 |
| 1.3 论文研究内容 | 第11-12页 |
| 1.4 论文组织结构 | 第12-13页 |
| 第2章 带隙基准电压源及基准电压缓冲器的理论基础 | 第13-29页 |
| 2.1 流水线ADC中基准电压源的功能概述 | 第13-14页 |
| 2.2 流水线ADC中基准电压源的技术指标 | 第14-16页 |
| 2.3 带隙基准电压源的设计理论 | 第16-24页 |
| 2.4 基准电压缓冲器的设计理论 | 第24-28页 |
| 2.5 本章小结 | 第28-29页 |
| 第3章 带隙基准电压源的设计 | 第29-41页 |
| 3.1 带隙基准电压源的系统指标设计 | 第29页 |
| 3.2 带隙基准电压源的电路设计 | 第29-39页 |
| 3.3 带隙基准电压源的仿真结果 | 第39-40页 |
| 3.4 本章小结 | 第40-41页 |
| 第4章 基准电压缓冲器的设计 | 第41-51页 |
| 4.1 基准电压缓冲器的设计要求 | 第41页 |
| 4.2 基准电压缓冲器的电路设计 | 第41-46页 |
| 4.3 基准电压缓冲器的仿真结果 | 第46-50页 |
| 4.4 本章小结 | 第50-51页 |
| 第5章 电路版图设计及后仿真 | 第51-57页 |
| 5.1 带隙基准版图设计 | 第51-52页 |
| 5.2 基准电压缓冲器版图设计 | 第52-53页 |
| 5.3 基准电压源后仿结果 | 第53-56页 |
| 5.4 本章小结 | 第56-57页 |
| 第6章 总结与展望 | 第57-59页 |
| 6.1 总结 | 第57页 |
| 6.2 展望 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 作者简介 | 第63页 |