摘要 | 第1-3页 |
Abstract | 第3-4页 |
目录 | 第4-7页 |
第一章 引言 | 第7-13页 |
·CMOS图像传感器的历史背景 | 第7-8页 |
·CMOS图像传感器在国内外的应用概况 | 第8-11页 |
·本论文的研究意义和研究内容 | 第11页 |
·本论文的章节安排 | 第11-13页 |
第二章 CMOS图像传感器的介绍 | 第13-18页 |
·CMOS图像传感器的发展现状 | 第13-15页 |
·CMOSPPS图像传感器 | 第13-14页 |
·CMOSAPS图像传感器 | 第14页 |
·CMOSDDS图像传感器 | 第14-15页 |
·CMOS图像传感器的工作原理简介 | 第15-16页 |
·CMOS图像传感器与CCD图像传感器性能指标的比较 | 第16-18页 |
第三章 高速CMOS图像传感器LUPA13002 的介绍 | 第18-27页 |
·LUPA13002 的主要参数指标 | 第18-19页 |
·芯片的功能结构 | 第19-21页 |
·成像核心模块及其工作模式 | 第21-23页 |
·图像传感器LUPA13002 的数据输出特点 | 第23-27页 |
第四章 成像系统总体框架设计及硬件选型 | 第27-40页 |
·成像系统的性能指标 | 第27-28页 |
·成像系统总体设计 | 第28-29页 |
·系统硬件选型 | 第29-39页 |
·Actel Flash FPGA | 第29-32页 |
·SuperSyncⅡTMFIFO | 第32-35页 |
·系统异步串口通信 | 第35-36页 |
·系统的LVDS接口 | 第36-39页 |
·本章小结 | 第39-40页 |
第五章 成像系统的时序逻辑设计 | 第40-54页 |
·异步串口通信模块的逻辑设计 | 第40-43页 |
·波特率发生器 | 第40页 |
·接收器模块 | 第40-41页 |
·发送器模块 | 第41-43页 |
·系统指令 | 第43-44页 |
·指令格式的定义 | 第43页 |
·指令模块的逻辑实现 | 第43-44页 |
·INJECT模块分析和时序设计 | 第44-45页 |
·FIFO控制的设计 | 第45-46页 |
·FIFO的状态设定 | 第45页 |
·FIFO的写时钟问题 | 第45-46页 |
·串入并出(SIPO)模块的硬件设计 | 第46-47页 |
·图像处理模块 | 第47-51页 |
·LUPA13002 的数据输出特点剖析 | 第47-48页 |
·图像处理模块硬件算法设计 | 第48-51页 |
·顶层模块例化及综合情况 | 第51-54页 |
第六章 成像系统的板级设计及系统调试情况 | 第54-69页 |
·系统PCB板总体设计 | 第54-55页 |
·PCB板布局布线原则 | 第55-58页 |
·布局原则: | 第55-56页 |
·走线原则: | 第56-58页 |
·系统板级电源地处理 | 第58-61页 |
·前端板级电源归类和电源地层分割 | 第58-60页 |
·后端板级电源地的处理 | 第60-61页 |
·系统间接口定义 | 第61-62页 |
·系统调试 | 第62-69页 |
·实验设备 | 第62-63页 |
·实验过程 | 第63-69页 |
第七章 总结与展望 | 第69-71页 |
·工作总结 | 第69页 |
·下一步工作 | 第69-71页 |
参考文献 | 第71-75页 |
致谢 | 第75页 |