摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·课题的研究背景 | 第9-10页 |
·SoC 的结构设计 | 第10-12页 |
·SoC 设计流程中的结构设计问题 | 第10页 |
·SoC 片上通信结构 | 第10-12页 |
·片上总线通信结构 | 第10-11页 |
·片上网络通信结构 | 第11-12页 |
·结构设计中的系统级分析 | 第12页 |
·论文的主要工作和创新点 | 第12-14页 |
·论文的主要工作 | 第12-13页 |
·论文的创新点 | 第13页 |
·论文的结构 | 第13-14页 |
第二章 SoC 片上总线结构相关研究综述 | 第14-37页 |
·SoC 片上总线通信结构研究 | 第14-28页 |
·基于片上总线的SoC 结构 | 第14-17页 |
·基于接口形式的划分 | 第14-15页 |
·基于传输方式的划分 | 第15-16页 |
·基于通信结构的划分 | 第16-17页 |
·片上总线结构中的仲裁 | 第17-21页 |
·常用仲裁算法 | 第18-20页 |
·特殊仲裁算法 | 第20-21页 |
·片上总线结构的性能特征及评价 | 第21-24页 |
·性能的特征参数 | 第21-22页 |
·性能评估 | 第22-24页 |
·片上总线结构的功耗 | 第24-26页 |
·降低总线功耗的方法 | 第24-25页 |
·功耗评估 | 第25-26页 |
·片上总线的测试 | 第26-28页 |
·主流的片上总线结构标准 | 第28-36页 |
·AMBA 总线 | 第28-30页 |
·Avalon 总线 | 第30页 |
·CoreConnect 总线 | 第30-31页 |
·CoreFrame 总线 | 第31-32页 |
·OCP 总线 | 第32页 |
·Wishbone 总线 | 第32页 |
·IPBus 总线 | 第32-33页 |
·IP Interface 总线 | 第33页 |
·PI-Bus 总线 | 第33-34页 |
·VCI 总线 | 第34页 |
·MARBLE 总线 | 第34-35页 |
·比较 | 第35-36页 |
·本章小结 | 第36-37页 |
第三章 片上总线结构的排队分析模型 | 第37-48页 |
·排队理论基础 | 第37-40页 |
·排队模型 | 第37-39页 |
·排队系统的组成和特征 | 第37-38页 |
·排队系统的到达和服务 | 第38-39页 |
·排队系统的符号表示 | 第39页 |
·排队网络模型 | 第39-40页 |
·开环排队网络 | 第39-40页 |
·闭环排队网络 | 第40页 |
·片上总线结构的排队建模 | 第40-47页 |
·片上总线结构的特征及其排队模型 | 第40-42页 |
·到达和服务 | 第41页 |
·总线结构的特征 | 第41-42页 |
·片上总线结构的排队网络模型 | 第42-43页 |
·基于开环排队模型 | 第42-43页 |
·基于闭环排队模型 | 第43页 |
·片上总线排队网络模型的分析 | 第43-47页 |
·数学分析 | 第43-46页 |
·基于模拟的方法 | 第46-47页 |
·本章小结 | 第47-48页 |
第四章 片上总线结构的高层仿真模型 | 第48-61页 |
·基于C++的总线缓冲高层模型 | 第48-52页 |
·系统抽象 | 第48-49页 |
·仿真模型 | 第49-50页 |
·仿真策略 | 第50-51页 |
·参数获取 | 第51页 |
·模型的正确性分析 | 第51-52页 |
·基于ARMulator 的高层仿真模型 | 第52-60页 |
·基于ARMulator 建模的优势 | 第53页 |
·基于ARMulator 的建模实例 | 第53-57页 |
·ARM 核心的接口 | 第54页 |
·AMBA AHB 总线结构的建模 | 第54-56页 |
·主设备的建模 | 第56-57页 |
·从设备的建模 | 第57页 |
·ARMulator 模型的准确性分析 | 第57-60页 |
·本章小结 | 第60-61页 |
第五章 系统芯片中片上总线结构的性能评价 | 第61-100页 |
·实时主设备的缓冲容量估计 | 第61-69页 |
·缓冲的排队模型 | 第61-62页 |
·缓冲的容量估计 | 第62-64页 |
·缓冲容量计算实例 | 第64-68页 |
·结论分析 | 第68-69页 |
·片上总线结构中仲裁的性能分析与优化 | 第69-75页 |
·固定优先级仲裁算法 | 第69-70页 |
·仲裁算法的改进 | 第70-73页 |
·轮转优先级仲裁算法 | 第70-71页 |
·彩票仲裁算法 | 第71页 |
·性能分析对比 | 第71-73页 |
·仲裁算法对缓冲容量的影响 | 第73-75页 |
·片上总线结构的性能分析 | 第75-98页 |
·DMA 系统结构的性能分析 | 第75-92页 |
·DMA 的系统结构问题 | 第75-78页 |
·DMA 系统结构的排队建模 | 第78-82页 |
·基于ARMulator 的DMA 系统结构仿真模型 | 第82-84页 |
·DMA 系统结构的性能分析及对比 | 第84-92页 |
·双层总线结构的性能分析 | 第92-98页 |
·双层总线结构 | 第92-93页 |
·双层总线结构的排队建模 | 第93-94页 |
·基于ARMulator 的仿真模型 | 第94-96页 |
·双层总线结构的性能分析 | 第96-98页 |
·本章小结 | 第98-100页 |
第六章 总结与展望 | 第100-102页 |
参考文献 | 第102-111页 |
致谢 | 第111-112页 |
博士阶段获得的研究成果 | 第112-113页 |