摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-17页 |
·前言 | 第10-13页 |
·JPEG 标准简介 | 第11页 |
·MPEG-4 标准简介 | 第11-12页 |
·H.264 标准简介 | 第12-13页 |
·AVS 标准简介 | 第13页 |
·国内外技术现状与发展趋势 | 第13-15页 |
·国内外多标准编解码技术发展 | 第13-14页 |
·国内外DCT 技术发展 | 第14-15页 |
·论文工作的主要研究内容 | 第15-16页 |
·论文组织结构 | 第16-17页 |
第二章 离散余弦变换原理与快速算法 | 第17-30页 |
·变换编码的基本原理 | 第17页 |
·DCT 变换基本原理 | 第17-20页 |
·一维DCT 变换 | 第17-18页 |
·二维DCT 变换 | 第18-20页 |
·快速DCT 算法 | 第20-27页 |
·快速DCT 算法的结构 | 第20-22页 |
·W.H.Chen 算法 | 第22-24页 |
·AAN 算法 | 第24-26页 |
·LLM 算法 | 第26-27页 |
·整数余弦变换(ICT、PIT) | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 多标准离散余弦变换的设计 | 第30-53页 |
·H.264 的DCT 算法复用设计与优化 | 第30-34页 |
·4×4 DCT 与4×4 哈达玛变换复用 | 第30页 |
·4×4、2×2 哈达玛变换复用 | 第30-32页 |
·H.264 4×4 DCT 与8×8 DCT 复用 | 第32-34页 |
·JPEG、MPEG-4、H.264 的8×8 DCT 复用设计与优化 | 第34-39页 |
·JPEG、MPEG-4 中引入8×81CT 算法 | 第34-35页 |
·基于乘法器的缩放设计 | 第35-36页 |
·基于加法器和移位器的缩放设计 | 第36-38页 |
·JPEG、MPEG-4、H.264 的8×8 DCT 复用的算法精度验证 | 第38-39页 |
·H.264 8×8 DCT 与AVS 8×8 DCT 算法复用设计与优化 | 第39-46页 |
·基于矩阵分解法的DCT 复用的优化设计 | 第39-44页 |
·基于W.H.Chen 结构的DCT 复用的优化设计 | 第44-46页 |
·缩放和量化的结合设计 | 第46-52页 |
·JPEG 中的量化 | 第46-47页 |
·MPEG-4 SP 中的量化 | 第47页 |
·H.264 HP 中的缩放和量化 | 第47-49页 |
·AVS 中的缩放和量化 | 第49-51页 |
·多标准复用的缩放和量化 | 第51-52页 |
·本章小结 | 第52-53页 |
第四章 多标准离散余弦变换的硬件实现 | 第53-74页 |
·多标准DCT 变换模块的整体结构 | 第53-54页 |
·控制模块的设计实现 | 第54-56页 |
·FDCT1/FDCT2 模块的实现 | 第56-59页 |
·转置模块的硬件实现与优化 | 第59-65页 |
·基于Ping-Pong 结构的转置模块硬件实现 | 第60-61页 |
·基于三角寄存器阵列的转置模块的硬件实现 | 第61-62页 |
·基于寄存器组复用的优化方案的转置模块硬件实现 | 第62-65页 |
·缩放一模块的设计与实现 | 第65-68页 |
·基于乘法器阵列的缩放一模块方案 | 第66-67页 |
·基于加法移位器阵列的缩放一模块方案 | 第67-68页 |
·缩放二量化结合模块的实现与优化 | 第68-73页 |
·缩放二量化结合模块的硬件实现 | 第69-71页 |
·补码乘法器的优化[56] | 第71-73页 |
·本章小结 | 第73-74页 |
第五章 多标准离散余弦变换模块的验证 | 第74-82页 |
·多标准离散余弦变换模块的PC 模拟验证 | 第74-79页 |
·多标准离散余弦变换模块PC 模拟调试验证平台 | 第74页 |
·多标准2D-DCT PC 模拟自动验证平台 | 第74-78页 |
·多标准2D-DCT 的仿真 | 第78-79页 |
·多标准离散余弦变换模块的FPGA 原型验证 | 第79-81页 |
·本章小结 | 第81-82页 |
第六章 总结与展望 | 第82-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-89页 |
附录 | 第89页 |