基于AMBA2.0的AHB Matrix总线架构设计
摘要 | 第3-4页 |
Abstract | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 课题背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-12页 |
1.2.1 AMBA协议研究情况 | 第9-10页 |
1.2.2 片上总线仲裁研究情况 | 第10-11页 |
1.2.3 片上总线和片上网络的比较 | 第11-12页 |
1.3 研究课题来源及研究意义 | 第12页 |
1.4 论文组织结构 | 第12-14页 |
2 AHB总线概述 | 第14-22页 |
2.1 AHB总线系统结构 | 第14-16页 |
2.1.1 总线简介 | 第14页 |
2.1.2 总线结构 | 第14-15页 |
2.1.3 使用缺陷 | 第15-16页 |
2.2 AHB-Lite总线结构 | 第16-17页 |
2.2.1 总线简介 | 第16页 |
2.2.2 总线结构 | 第16-17页 |
2.2.3 使用缺陷 | 第17页 |
2.3 总线传输原理 | 第17-21页 |
2.3.1 基本传输 | 第17-19页 |
2.3.2 突发传输 | 第19-21页 |
2.4 本章小结 | 第21-22页 |
3 AHB总线矩阵系统 | 第22-46页 |
3.1 AHB总线矩阵系统设计思路 | 第22-23页 |
3.2 总线架构设计 | 第23-25页 |
3.3 总线微架构设计 | 第25-43页 |
3.3.1 地址译码模块 | 第25-27页 |
3.3.2 状态机控制模块 | 第27-32页 |
3.3.3 信号寄存模块 | 第32-34页 |
3.3.4 主设备多路模块 | 第34-37页 |
3.3.5 从设备多路模块 | 第37-39页 |
3.3.6 仲裁模块 | 第39-43页 |
3.4 参数化设计 | 第43-45页 |
3.5 本章小结 | 第45-46页 |
4 总线系统验证环境 | 第46-52页 |
4.1 总线功能模型 | 第46-49页 |
4.2 总线矩阵仿真结构 | 第49-50页 |
4.3 比对模型仿真结构 | 第50页 |
4.4 验证策略 | 第50-51页 |
4.5 本章小结 | 第51-52页 |
5 仿真与结果分析 | 第52-68页 |
5.1 AHB总线矩阵系统基本功能 | 第52-55页 |
5.1.1 基本读写 | 第52-53页 |
5.1.2 增量读写 | 第53-54页 |
5.1.3 回环读写 | 第54-55页 |
5.2 性能指标分析 | 第55-66页 |
5.2.1 访问时间 | 第55-61页 |
5.2.2 吞吐量 | 第61-64页 |
5.2.3 面积 | 第64-66页 |
5.3 本章小结 | 第66-68页 |
6 总结与展望 | 第68-70页 |
致谢 | 第70-72页 |
参考文献 | 第72-76页 |
附录 | 第76-78页 |
在校学习期间所发表的论文、专利、获奖及社会评价等 | 第78页 |