多制式视频处理芯片通用测试平台的研究与设计
| 摘要 | 第3-4页 |
| abstract | 第4页 |
| 第1章 绪论 | 第7-13页 |
| 1.1 芯片测试技术综述 | 第7页 |
| 1.2 视频处理芯片评测及研究意义 | 第7-10页 |
| 1.3 本文主要内容及章节安排 | 第10-13页 |
| 第2章 视频芯片测试平台架构及评测算法 | 第13-27页 |
| 2.1 平台功能定义 | 第13-14页 |
| 2.2 平台整体架构 | 第14-15页 |
| 2.3 平台工作流程 | 第15-16页 |
| 2.4 图像评测算法 | 第16-27页 |
| 2.4.1 人类视觉系统掩盖模型 | 第17页 |
| 2.4.2 基于边界特征分割的图像评价方法 | 第17-21页 |
| 2.4.3 图像评测算法性能分析 | 第21-27页 |
| 第3章 视频测试平台系统设计 | 第27-53页 |
| 3.1 视频解码子系统 | 第27-30页 |
| 3.1.1 接口规划 | 第27-29页 |
| 3.1.2 视频解码芯片选型 | 第29-30页 |
| 3.2 保真型视频格式转换子系统 | 第30-46页 |
| 3.2.1 主控单元 | 第32-33页 |
| 3.2.2 格式转换单元 | 第33-36页 |
| 3.2.3 内存控制管理单元 | 第36-43页 |
| 3.2.4 输出时序控制单元 | 第43-46页 |
| 3.3 视频采集子系统 | 第46-47页 |
| 3.4 接口单元 | 第47-53页 |
| 3.4.1 上位机子系统 | 第48-49页 |
| 3.4.2 视频解码子系统 | 第49-53页 |
| 第4章 实验结果与分析 | 第53-65页 |
| 4.1 视频解码子系统调试 | 第53-54页 |
| 4.2 视频格式转换子系统仿真验证 | 第54-59页 |
| 4.2.1 格式转换单元 | 第55-56页 |
| 4.2.2 内存控制管理单元 | 第56-58页 |
| 4.2.3 输出时序控制单元 | 第58-59页 |
| 4.3 接口单元仿真验证 | 第59-61页 |
| 4.4 视频芯片测试平台实验结果 | 第61-65页 |
| 第5章 总结与展望 | 第65-67页 |
| 5.1 全文总结 | 第65-66页 |
| 5.2 展望 | 第66-67页 |
| 参考文献 | 第67-71页 |
| 发表论文和参加科研情况说明 | 第71-73页 |
| 致谢 | 第73页 |