| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 研究背景 | 第9-11页 |
| 1.2 国内外研究现状 | 第11-12页 |
| 1.3 研究意义 | 第12-13页 |
| 1.4 研究目的 | 第13页 |
| 1.5 本论文的主要内容与结构安排 | 第13-15页 |
| 第二章 FFT处理器设计基础理论 | 第15-24页 |
| 2.1 离散傅里叶变换(DFT) | 第15-16页 |
| 2.2 快速傅里叶变换(FFT) | 第16-21页 |
| 2.3 快速傅里叶变换处理器基本架构 | 第21-23页 |
| 2.4 本章小结 | 第23-24页 |
| 第三章 异步时序电路设计理论与设计方法探究 | 第24-36页 |
| 3.1 异步时序电路设计理论 | 第24-32页 |
| 3.1.1 同步时序电路与异步时序电路 | 第24-25页 |
| 3.1.2 Muller C单元和Muller流水线 | 第25-28页 |
| 3.1.3 异步时序电路握手协议 | 第28-32页 |
| 3.2 异步时序电路设计方法探究 | 第32-35页 |
| 3.2.1 异步时序电路方法简介 | 第32页 |
| 3.2.2 基于AMS的异步时序电路设计方法 | 第32-35页 |
| 3.3 本章小结 | 第35-36页 |
| 第四章 异步FFT的设计与实现 | 第36-52页 |
| 4.1 异步FFT整体架构 | 第36-37页 |
| 4.2 FFT子模块电路设计 | 第37-51页 |
| 4.2.1 存储器的选择 | 第37-40页 |
| 4.2.2 状态控制单元和地址生产单元 | 第40-44页 |
| 4.2.3 异步蝶形运算单元的设计 | 第44-50页 |
| 4.2.4 局部时钟生成器设计 | 第50-51页 |
| 4.3 本章小结 | 第51-52页 |
| 第五章 异步FFT功能验证及功耗分析 | 第52-57页 |
| 5.1 异步FFT处理器功能验证 | 第52-53页 |
| 5.2 异步FFT处理器功耗分析 | 第53-56页 |
| 5.2.1 异步乘法器性能分析 | 第54-55页 |
| 5.2.2 异步蝶形运算单元性能分析 | 第55-56页 |
| 5.3 本章小结 | 第56-57页 |
| 第六章 总结与展望 | 第57-59页 |
| 6.1 总结 | 第57页 |
| 6.2 展望 | 第57-59页 |
| 致谢 | 第59-60页 |
| 参考文献 | 第60-64页 |
| 攻读硕士学位期间取得的成果 | 第64-65页 |