摘要 | 第1-7页 |
Abstract | 第7-13页 |
第1章 绪论 | 第13-19页 |
·GPS/北斗 Ⅱ 双模基带芯片的国际国内研发现状 | 第13-16页 |
·GPS/北斗 Ⅱ 双模基带芯片的发展现状 | 第13-15页 |
·低功耗优化方法的发展现状 | 第15-16页 |
·课题的研究意义 | 第16-17页 |
·课题来源 | 第17页 |
·本文内容安排 | 第17-19页 |
第2章 低功耗技术简介 | 第19-31页 |
·IC 电路的功耗来源 | 第19-20页 |
·低功耗优化设计方法 | 第20-22页 |
·低功耗技术 | 第22-30页 |
·工艺优化 | 第22-24页 |
·多电压域优化 | 第24-26页 |
·门控时钟优化 | 第26-28页 |
·门级优化 | 第28-29页 |
·动态管理优化 | 第29-30页 |
·前瞻性的低功耗设计方法 | 第30页 |
·本章小结 | 第30-31页 |
第3章 GPS/北斗 Ⅱ 双模基带芯片的架构设计 | 第31-41页 |
·系统架构设计 | 第31-32页 |
·模块化设计与 IP 复用 | 第32-37页 |
·系统子模块的设计 | 第32-35页 |
·IP 复用 | 第35-37页 |
·低功耗设计 | 第37-40页 |
·时钟和复位模块的管理 | 第37-39页 |
·电压模块的管理 | 第39-40页 |
·本章小结 | 第40-41页 |
第4章 GPS/北斗 Ⅱ 双模基带芯片的 SOC 验证 | 第41-57页 |
·SOC 验证的概念及其验证流程 | 第41-44页 |
·SOC 验证概念 | 第41-42页 |
·SOC 验证流程 | 第42-44页 |
·验证工具 | 第44-46页 |
·GPS/北斗 Ⅱ 双模基带芯片的系统验证 | 第46-56页 |
·UPF 介绍 | 第46-49页 |
·系统验证的要求 | 第49-50页 |
·系统验证平台搭建 | 第50-52页 |
·系统验证过程 | 第52-56页 |
·本章小结 | 第56-57页 |
第5章 GPS/北斗 Ⅱ 双模基带芯片的原型验证 | 第57-65页 |
·GPS/北斗 Ⅱ 双模基带芯片的原型验证平台简介 | 第57-58页 |
·GPS/北斗 Ⅱ 双模基带芯片的原型验证过程 | 第58-59页 |
·FPGA 开发板硬件设计 | 第59-62页 |
·应用软件设计 | 第62-63页 |
·测试结果 | 第63-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间所发表的学术论文 | 第71-73页 |
致谢 | 第73页 |