IP核验收平台搭建与图形用户界面开发
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-15页 |
1.1 课题背景与意义 | 第8-10页 |
1.2 国内外研究现状 | 第10-13页 |
1.2.1 IP核验证与验收 | 第10-11页 |
1.2.2 数模混合验证 | 第11-13页 |
1.3 本论文主要研究内容 | 第13-15页 |
第2章 IP核验收平台搭建 | 第15-29页 |
2.1 基于LEON3 处理器的SoC平台 | 第15-20页 |
2.1.1 SoC平台体系结构 | 第15-17页 |
2.1.2 总线即插即用机制 | 第17-20页 |
2.2 数模混合仿真方案 | 第20-26页 |
2.2.1 总线监视器设计 | 第21-23页 |
2.2.2 总线功能模型设计 | 第23-24页 |
2.2.3 测试平台文件生成工具 | 第24-26页 |
2.3 基于现有平台的IP核验收流程 | 第26-28页 |
2.4 本章小结 | 第28-29页 |
第3章 IP核验收平台界面开发 | 第29-42页 |
3.1 目录管理 | 第29-30页 |
3.2 脚本设计 | 第30-35页 |
3.3 界面开发 | 第35-39页 |
3.4 使用界面实现IP核验收的流程 | 第39-40页 |
3.5 本章小结 | 第40-42页 |
第4章 IP核验收实例 | 第42-51页 |
4.1 DDC IP核验收 | 第42-45页 |
4.2 ADC IP核验收 | 第45-50页 |
4.3 本章小结 | 第50-51页 |
结论 | 第51-52页 |
参考文献 | 第52-56页 |
攻读学位期间发表的学术论文 | 第56-58页 |
致谢 | 第58页 |