摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-14页 |
1.1 课题研究背景 | 第9-10页 |
1.2 国内外的研究现状 | 第10-11页 |
1.3 研究的目的及意义 | 第11页 |
1.4 电路设计的工艺选择和设计流程 | 第11-13页 |
1.5 论文的主要内容与结构 | 第13-14页 |
第二章 CDR 电路基本结构与原理分析 | 第14-25页 |
2.1 PLL 的基本原理 | 第14-19页 |
2.1.1 PLL 的工作原理及分类 | 第14-15页 |
2.1.2 PLL 的基本概念 | 第15-16页 |
2.1.3 CPPLL 组成结构及分析 | 第16-19页 |
2.2 CDR 的基本原理 | 第19-23页 |
2.2.1 CDR 的基本原理 | 第19-20页 |
2.2.2 CDR 的主要实现方式 | 第20-23页 |
2.3 基于 PLL 的 CDR 的设计方法 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第三章 622~3125Mbps 全速率 CDR 电路设计 | 第25-52页 |
3.1 本设计所采用的 CDR 整体结构 | 第25-26页 |
3.2 全速率 PFD 设计 | 第26-35页 |
3.2.1 常见的 PD/PFD 电路 | 第26-28页 |
3.2.2 全速率 PFD 设计 | 第28-30页 |
3.2.3 全速率 PD/PFD 电路各模块设计 | 第30-33页 |
3.2.4 仿真分析 | 第33-35页 |
3.3 电荷泵设计 | 第35-43页 |
3.3.1 常见的电荷泵 | 第35-36页 |
3.3.2 电荷泵非理想因素及解决措施 | 第36-38页 |
3.3.3 电荷泵整体电路的设计及优化 | 第38-42页 |
3.3.4 仿真分析 | 第42-43页 |
3.4 环形 VCO 设计 | 第43-47页 |
3.4.1 常见的 VCO 电路 | 第43-46页 |
3.4.2 环形 VCO 设计 | 第46页 |
3.4.3 仿真分析 | 第46-47页 |
3.5 偏置电路 | 第47-48页 |
3.6 系统前仿真 | 第48-51页 |
3.7 本章小结 | 第51-52页 |
第四章 622~3125Mbps 半速率 CDR 电路设计 | 第52-65页 |
4.1 本设计所采用的 CDR 整体结构 | 第52-53页 |
4.2 半速率 PFD 设计 | 第53-56页 |
4.2.1 半速率 PFD 设计 | 第53-54页 |
4.2.2 半速率 PD/PFD 电路各模块设计 | 第54页 |
4.2.3 仿真分析 | 第54-56页 |
4.3 电荷泵的设计 | 第56-58页 |
4.3.1 电荷泵整体电路的设计及优化 | 第56-57页 |
4.3.2 仿真分析 | 第57-58页 |
4.4 正交二分频电路及判决电路设计 | 第58-59页 |
4.5 输入输出缓冲电路设计 | 第59-61页 |
4.5.1 输入缓冲 | 第59-60页 |
4.5.2 输出缓冲 | 第60-61页 |
4.6 系统前仿真 | 第61-64页 |
4.7 本章小结 | 第64-65页 |
第五章 版图设计及仿真 | 第65-80页 |
5.1 集成电路版图设计 | 第65-68页 |
5.1.1 版图设计流程 | 第65-68页 |
5.2 622~3125Mbps 全速率 CDR 版图设计与仿真 | 第68-74页 |
5.2.1 系统中主要模块版图 | 第68-70页 |
5.2.2 系统版图与后仿真 | 第70-74页 |
5.3 622~3125Mbps 半速率 CDR 版图设计与仿真 | 第74-79页 |
5.3.1 系统中主要模块版图 | 第74-75页 |
5.3.2 系统版图与后仿真 | 第75-79页 |
5.4 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 本论文所做的主要工作及研究成果 | 第80-81页 |
6.2 对进一步研究工作的建议 | 第81-82页 |
参考文献 | 第82-85页 |
附录1 攻读硕士学位期间撰写的论文 | 第85-86页 |
附录2 攻读硕士学位期间参加的科研项目 | 第86-87页 |
致谢 | 第87页 |