摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 研究背景及意义 | 第8-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 主要研究内容与组织结构 | 第12-14页 |
第二章 Sigma-Delta ADC 的基本原理 | 第14-25页 |
2.1 Nyquist 模数转换器 | 第14-17页 |
2.1.1 采样过程 | 第14-15页 |
2.1.2 量化过程 | 第15-16页 |
2.1.3 Nyquist 模数转换器种类 | 第16-17页 |
2.2 过采样模数转换器 | 第17-22页 |
2.2.1 过采样技术 | 第18-19页 |
2.2.2 噪声整形技术 | 第19-22页 |
2.2.3 数字滤波技术 | 第22页 |
2.3 Sigma-Delta 调制器结构 | 第22-24页 |
2.3.1 单环和级联结构 | 第22-23页 |
2.3.2 单比特和多比特量化 | 第23-24页 |
2.3.3 离散型和连续型 | 第24页 |
2.4 本章小结 | 第24-25页 |
第三章 Sigma-Delta 调制器系统级设计 | 第25-34页 |
3.1 Sigma-Delta 调制器非理想因素 | 第25-29页 |
3.1.1 时钟抖动 | 第25-26页 |
3.1.2 运放直流增益 | 第26-28页 |
3.1.3 运放的有限单位增益带宽 | 第28-29页 |
3.2 调制器结构建模 | 第29-33页 |
3.2.1 调制器结构选择 | 第30-31页 |
3.2.2 二阶调制器建模与仿真 | 第31-33页 |
3.3 本章小结 | 第33-34页 |
第四章 Sigma-Delta 调制器的电路级实现 | 第34-49页 |
4.1 运算放大器的设计 | 第34-39页 |
4.1.1 增益自举运算放大器 | 第34-37页 |
4.1.2 运放的共模反馈电路 | 第37-38页 |
4.1.3 增益自举运放的仿真结果 | 第38-39页 |
4.2 积分器设计 | 第39-42页 |
4.2.1 积分器的原理分析 | 第39页 |
4.2.2 开关与电容的选择 | 第39-41页 |
4.2.3 积分器的仿真结果 | 第41-42页 |
4.3 比较器设计 | 第42-44页 |
4.3.1 比较器结构与原理 | 第42-43页 |
4.3.2 比较器仿真结果 | 第43-44页 |
4.4 时钟电路的设计 | 第44-46页 |
4.4.1 两相非交叠时钟结构与原理 | 第44-45页 |
4.4.2 两相非交叠时钟的仿真结果 | 第45-46页 |
4.5 二阶 Sigma-Delta 调制器整体仿真 | 第46-48页 |
4.6 本章小结 | 第48-49页 |
第五章 数字抽取滤波器的实现 | 第49-63页 |
5.1 抽取滤波器的整体分析 | 第49-50页 |
5.2 各级滤波器的设计 | 第50-54页 |
5.2.1 CIC 滤波器设计 | 第50-53页 |
5.2.2 CIC 补偿滤波器设计 | 第53-54页 |
5.2.3 半带滤波器设计 | 第54页 |
5.3 各级滤波器结构及系数处理 | 第54-58页 |
5.3.1 CIC 滤波器结构 | 第54-55页 |
5.3.2 补偿与半带滤波器结构 | 第55-57页 |
5.3.3 滤波器系数处理 | 第57-58页 |
5.4 滤波器仿真与验证 | 第58-62页 |
5.4.1 滤波器前仿真 | 第58-59页 |
5.4.2 滤波器的 FPGA 验证 | 第59-62页 |
5.5 本章小结 | 第62-63页 |
第六章 Sigma-Delta ADC 整体实现 | 第63-69页 |
6.1 模拟调制器版图 | 第63-64页 |
6.2 滤波器的网表综合及后端设计 | 第64-67页 |
6.2.1 数字滤波器网表综合 | 第65-66页 |
6.2.2 数字滤波器布局布线 | 第66页 |
6.2.3 数字滤波器的后仿真 | 第66-67页 |
6.3 模数混合版图设计 | 第67-68页 |
6.4 本章小结 | 第68-69页 |
第七章 总结与展望 | 第69-71页 |
7.1 论文工作总结 | 第69页 |
7.2 工作展望 | 第69-71页 |
参考文献 | 第71-74页 |
附录 1 攻读硕士学位期间撰写的论文 | 第74-75页 |
附录 2 攻读硕士学位期间参加的科研项目 | 第75-76页 |
致谢 | 第76页 |