首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

硬件架构对片上网络性能影响及优化策略研究

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-13页
   ·论文背景第9-10页
   ·国内外研究情况介绍第10-11页
   ·本文研究背景及组织结构第11-13页
第二章 片上网络的概念与设计方法第13-19页
   ·片上系统和片上网络第13-15页
   ·片上网络的设计方法第15-16页
   ·片上网络的性能要求第16-18页
   ·本章小结第18-19页
第三章 片上网络结构与通信设计第19-39页
   ·片上网络拓扑结构的概念第19-20页
   ·片上网络规则拓扑结构第20-23页
   ·交换机制设计第23-26页
   ·路由算法设计第26-33页
   ·路由器设计第33-37页
     ·虚通道技术第34-35页
     ·交叉网络设计第35-36页
     ·仲裁器模块设计第36-37页
   ·本章小结第37-39页
第四章 片上网络性能仿真第39-53页
   ·片上网络仿真平台介绍第39-40页
   ·片上网络仿真平台的设计第40-44页
     ·片上网络体系结构第40-42页
     ·片上网络仿真平台架构第42-44页
   ·多种设计方法对性能的影响研究第44-51页
     ·拓扑结构规模对性能的影响研究第45-48页
     ·路由器缓存对性能影响研究第48-50页
     ·相同规模节点不同设计方法对比第50-51页
   ·本章小结第51-53页
第五章 一种新的改进拓扑及相应算法研究第53-61页
   ·Mesh结构中XY维序算法下的不足与改进方法第53-56页
   ·仿真平台验证第56-58页
   ·本章小结第58-61页
第六章 总结与展望第61-63页
   ·本文总结第61页
   ·进一步的工作展望第61-63页
致谢第63-65页
参考文献第65-69页
硕士期间参与的课题第69-70页

论文共70页,点击 下载论文
上一篇:LTE系统数字预失真技术研究
下一篇:AlGaN/GaN HEMT功率器件测试及封装技术研究