首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

异构多核SoC系统级模型研究

摘要第1-6页
ABSTRACT第6-8页
致谢第8-14页
第一章 绪论第14-18页
   ·研究背景第14-15页
   ·研究现状第15-16页
   ·课题来源及研究意义第16-17页
   ·论文结构第17-18页
第二章 异构多核 SoC 系统体系架构第18-25页
   ·总体架构第18-20页
   ·仲裁及路由算法第20-22页
     ·仲裁算法第20-21页
     ·路由算法第21-22页
   ·片上通信交换机制第22-24页
     ·消息的组成第22页
     ·消息的传递机制第22-24页
   ·本章小结第24-25页
第三章 周期精确的片上网络模型设计第25-43页
   ·系统级建模的层次划分第25-26页
   ·周期精确模型设计思想第26-27页
   ·PCC 路由器设计第27-33页
     ·物理连接及传输协议第28-29页
     ·子模块设计第29-32页
     ·PCC 路由器设计第32-33页
   ·虚通道的虫孔路由器设计第33-37页
     ·物理连接及传输特征第33-34页
     ·虚通道的虫孔路由器设计第34-37页
   ·片上互连设计第37页
   ·资源网络接口设计第37-41页
     ·PCC 网络中资源网络接口设计第38-39页
     ·虫孔路由网络中的资源网络接口设计第39-41页
   ·周期精确的片上网络模型第41页
   ·本章小结第41-43页
第四章 片上网络性能评估与分析第43-59页
   ·性能指标第43-44页
   ·两种不同路由机制的网络性能比较第44-49页
   ·稀疏网络下 PCC 的通讯性能第49-52页
   ·混合层次化网络通讯性能第52-58页
     ·混合层次化片上网络模型搭建第53-54页
     ·通讯任务特征第54-56页
     ·实验结果及分析第56-58页
   ·本章小结第58-59页
第五章 异构多核 SoC 系统级模型在 JPEG 解码中的应用第59-71页
   ·JPEG 解码流程第59-61页
     ·读取标记段信息第59-60页
     ·熵解码第60页
     ·反量化和反“Z”扫描第60页
     ·IDCT 变换第60-61页
     ·颜色空间转换与 BMP 的合成第61页
   ·管脚精确的 JPEG 解码模型第61-64页
   ·访存精确的 JPEG 解码模型第64-66页
   ·片上网络中实现 JPEG 解码模型第66-70页
     ·模型的搭建第66-68页
     ·模型验证与测试第68-70页
   ·本章小结第70-71页
第六章 总结与展望第71-73页
   ·总结第71页
   ·展望第71-73页
参考文献第73-76页
攻读硕士学位期间发表的论文第76-77页

论文共77页,点击 下载论文
上一篇:异构多核SoC中片上网络技术研究与实现
下一篇:异构多核SoC中可重构并行处理单元设计与实现