首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

异构多核SoC中片上网络技术研究与实现

摘要第1-6页
ABSTRACT第6-7页
致谢第7-13页
第一章 绪论第13-17页
   ·课题背景第13-14页
   ·NoC 的研究动态第14-15页
     ·国外研究动态第14-15页
     ·国内研究动态第15页
   ·课题来源第15-16页
   ·论文的主要工作及结构安排第16-17页
     ·论文的目标和主要工作第16页
     ·论文的结构安排第16-17页
第二章 “包-电路交换”NoC 基本结构设计第17-32页
   ·概述第17-18页
   ·拓扑结构的选择第18-19页
   ·通讯协议的设计第19-25页
     ·网络层第20-24页
     ·数据链路层第24页
     ·物理层第24-25页
   ·基于“包-电路交换”的基本路由器设计第25-31页
     ·路由器的功能和结构第25-26页
     ·输入状态机的设计第26-28页
     ·优先级编码器的设计第28页
     ·地址解码器的设计第28-29页
     ·仲裁器的设计第29-30页
     ·输出状态机的设计第30页
     ·交叉开关的设计第30-31页
   ·本章小结第31-32页
第三章 基于“包-电路交换”的 NoC 路由算法研究第32-49页
   ·路由算法的简介第32-34页
     ·路由算法的分类第32-33页
     ·无关路由第33页
     ·自适应路由第33-34页
   ·路由算法的分析第34-38页
     ·XY 路由算法第34-35页
     ·转向路由算法第35-36页
     ·回退转向路由算法第36-38页
   ·路由算法的比较第38-40页
   ·NoC 网络性能的实验第40-48页
     ·实验指标第41-42页
     ·包长和发包间隔对网络性能的影响第42-43页
     ·三种路由算法在不同包长下的网络性能第43-45页
     ·三种路由算法在不同发包间隔下的网络性能第45-47页
     ·三种路由算法资源消耗的对比实验第47-48页
   ·本章小结第48-49页
第四章 “包-电路交换”NoC 优化设计第49-61页
   ·基于“包-电路交换”的 NoC 优化方案第49-52页
     ·投机发送短包第49-50页
     ·绑定发送短包的方案第50页
     ·配置网络发送短包的方案第50-52页
   ·支持投机发送的“包-电路交换”的路由器优化设计第52-54页
     ·输入状态机的修改设计第52-53页
     ·输出状态机的修改设计第53-54页
   ·支持投机发送的“包-电路交换”的性能测试实验第54-60页
     ·单次发送短包对比实验第54-56页
     ·大量短包发送在两种机制下的对比实验第56-57页
     ·长、短包混合发送在两种机制下的对比实验第57-59页
     ·两种机制的资源消耗的对比实验第59-60页
   ·本章小结第60-61页
第五章 总结与展望第61-63页
   ·总结第61页
   ·展望第61-63页
参考文献第63-66页
攻读硕士学位期间发表的论文第66-67页

论文共67页,点击 下载论文
上一篇:边界扫描测试结果可视化方法研究
下一篇:异构多核SoC系统级模型研究