| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·实时时钟概况及发展 | 第8-9页 |
| ·选题目的及意义 | 第9-10页 |
| ·论文结构安排 | 第10-12页 |
| 2 实时时钟芯片介绍 | 第12-21页 |
| ·芯片特性 | 第12-14页 |
| ·芯片采用的协议 | 第14-17页 |
| ·芯片工作原理及应用 | 第17-19页 |
| ·小结 | 第19-21页 |
| 3 实时时钟芯片整体设计 | 第21-45页 |
| ·可编程时钟模块设计 | 第21-38页 |
| ·电源管理模块设计 | 第38-40页 |
| ·报警控制逻辑模块设计 | 第40-43页 |
| ·小结 | 第43-45页 |
| 4 数字部分VERILOG 实现 | 第45-67页 |
| ·I~2C 接口 | 第47-58页 |
| ·计时功能 | 第58-61页 |
| ·频率选择功能 | 第61-62页 |
| ·涓流充电控制功能 | 第62-63页 |
| ·报警信号产生 | 第63-66页 |
| ·小结 | 第66-67页 |
| 5 功能仿真与FPGA 验证 | 第67-79页 |
| ·功能仿真 | 第67-75页 |
| ·FPGA 验证 | 第75-78页 |
| ·小结 | 第78-79页 |
| 6 总结与展望 | 第79-81页 |
| 致谢 | 第81-82页 |
| 参考文献 | 第82-85页 |
| 附录 作者在攻读硕士学位期间发表的论文 | 第85页 |