嵌入式1553B总线通信卡的设计与研究
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-13页 |
·概述 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·课题背景及意义 | 第10-11页 |
·课题的主要内容 | 第11-12页 |
·本章小结 | 第12-13页 |
2 1553B总线技术简介 | 第13-27页 |
·1553B总线网络 | 第13-14页 |
·1553B消息格式 | 第14-20页 |
·1553B总线字格式 | 第14-16页 |
·1553B总线消息传输机制 | 第16-19页 |
·可任选的方式控制 | 第19-20页 |
·1553B总线可靠性保障机制 | 第20-24页 |
·防错功能 | 第20-21页 |
·容错功能 | 第21页 |
·错误的检测和定位 | 第21-22页 |
·错误的隔离 | 第22页 |
·错误的校正 | 第22-23页 |
·系统监控及系统恢复功能 | 第23-24页 |
·1553总线电气特性 | 第24-26页 |
·耦合方式 | 第24-25页 |
·数据总线的特性 | 第25页 |
·总线传输候选信号的选择 | 第25-26页 |
·本章小结 | 第26-27页 |
3 硬件设计 | 第27-55页 |
·嵌入式1553B总线通信卡方案设计 | 第27-30页 |
·嵌入式1553B总线通信卡结构 | 第27-29页 |
·嵌入式1553B总线通信卡设计方案 | 第29-30页 |
·最小系统设计 | 第30-38页 |
·S3C44BOX微处理器 | 第30-32页 |
·S3C44BOX及外围电路设计 | 第32-38页 |
·1553B协议处理部分设计 | 第38-45页 |
·1553B BCRTM协议芯片 | 第38-40页 |
·1553B协议处理芯片电路设计 | 第40-45页 |
·PC/104总线接口部分设计 | 第45-48页 |
·IDT7025 | 第45-47页 |
·PC/104总线接口电路设计 | 第47-48页 |
·CPLD | 第48-54页 |
·BCRTM与S3C44BOX | 第48-53页 |
·PC/104总线和IDT7025 | 第53-54页 |
·本章小结 | 第54-55页 |
4 软件设计 | 第55-78页 |
·1553软件分析 | 第55-56页 |
·1553B协议模型 | 第55-56页 |
·软件系统结构 | 第56页 |
·U-Boot移植 | 第56-61页 |
·U-Boot简介 | 第56-57页 |
·U-Boot主要目录结构 | 第57页 |
·U-Boot支持的主要功能 | 第57-58页 |
·U-Boot移植主要修改的文件 | 第58-61页 |
·驱动部分编程的依据 | 第61-69页 |
·BCRTM远程终端结构 | 第61-65页 |
·BCRTM总线控制结构 | 第65-67页 |
·BCRTM总线监视器结构 | 第67页 |
·BCRTM异常处理和中断记录 | 第67-69页 |
·驱动代码设计 | 第69-77页 |
·流程图 | 第69-70页 |
·驱动程序数据结构及使用函数 | 第70-77页 |
·本章小结 | 第77-78页 |
5 测试和结果分析 | 第78-87页 |
·测试平台的建立 | 第78-79页 |
·硬件部分测试及结果分析 | 第79-80页 |
·驱动功能测试及结果 | 第80-85页 |
·RT接收数据功能测试 | 第80-82页 |
·RT发送数据功能测试 | 第82-83页 |
·BC发送数据功能测试 | 第83-84页 |
·BC接收数据功能测试 | 第84-85页 |
·测试结论 | 第85-86页 |
·本章小结 | 第86-87页 |
6 总结和展望 | 第87-89页 |
·论文主要研究工作 | 第87页 |
·后续工作设想 | 第87-89页 |
致谢 | 第89-90页 |
参考文献 | 第90-92页 |