首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

时钟产生系统中的锁相环电路设计

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-13页
   ·国内外发展背景第9-10页
   ·研究目的与意义第10-11页
   ·锁相环的分类第11-13页
第二章 锁相环工作原理和性能分析第13-27页
   ·锁相环基本原理第13-15页
   ·电荷泵锁相环第15-25页
     ·鉴频鉴相器第15-18页
     ·电荷泵第18-19页
     ·环路滤波器第19-21页
     ·压控振荡器第21-25页
     ·分频器第25页
   ·锁相环的工作状态第25-27页
第三章 锁相环路分析第27-35页
   ·电荷泵锁相环线性模型第27-28页
   ·环路的稳定性第28-31页
   ·三阶锁相环的传输模型第31-32页
   ·锁相环的捕获过程第32-35页
第四章 环路中的非理想效应和环路噪声第35-45页
   ·PFD 的非理想性第35-36页
   ·电荷泵的非理想性第36-38页
   ·锁相环路的噪声第38-41页
     ·压控振荡器的噪声第39-40页
     ·输入相位噪声第40-41页
   ·锁相环路的抖动第41-42页
   ·其他非理想效应第42-45页
第五章 电路的设计与仿真第45-58页
   ·锁相环整体结构设计第45页
   ·鉴频鉴相器的设计与仿真第45-49页
   ·电荷泵的设计与仿真第49-51页
   ·环路滤波器的设计与仿真第51-52页
   ·VCO 的设计与仿真第52-55页
   ·分频器的设计与仿真第55-56页
   ·锁相环路的整体仿真第56页
   ·版图设计探讨第56-58页
总结与展望第58-59页
致谢第59-60页
参考文献第60-62页

论文共62页,点击 下载论文
上一篇:总线低功耗编码技术
下一篇:基于0.18μm CMOS工艺的6位GS/s并行模数转换器设计