| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 第1章 绪论 | 第10-15页 |
| 1.1 课题研究的背景及意义 | 第10-11页 |
| 1.2 国内外发展现状 | 第11-14页 |
| 1.2.1 AFC 系统的国内外发展现状 | 第11-13页 |
| 1.2.2 自动售票机的国内外发展现状 | 第13-14页 |
| 1.3 论文主要研究内容 | 第14-15页 |
| 第2章 自动售票机系统总体方案设计 | 第15-25页 |
| 2.1 相关技术的简介 | 第15-21页 |
| 2.1.1 EDA 技术 | 第15页 |
| 2.1.2 FPGA 介绍 | 第15-17页 |
| 2.1.3 VHDL 语言 | 第17-19页 |
| 2.1.4 Quartus II | 第19-21页 |
| 2.2 系统总体方案设计 | 第21-23页 |
| 2.3 本章小结 | 第23-25页 |
| 第3章 系统各功能模块的硬件设计 | 第25-43页 |
| 3.1 FPGA 硬件电路设计 | 第25-26页 |
| 3.1.1 FPGA 芯片的选型 | 第25页 |
| 3.1.2 JTAG 接口电路设计 | 第25-26页 |
| 3.2 USB 总线接口设计 | 第26-32页 |
| 3.2.1 USB 接口芯片的选型 | 第26-28页 |
| 3.2.2 FPGA 与 USB 总线接口模块设计 | 第28-30页 |
| 3.2.3 实现同步从属 FIFO 读操作 | 第30-32页 |
| 3.3 RS232 总线接口设计 | 第32-36页 |
| 3.3.1 RS232 接口芯片选型 | 第32-34页 |
| 3.3.2 FPGA 与 RS232 总线接口模块设计 | 第34-36页 |
| 3.4 选票模块设计 | 第36-38页 |
| 3.5 投币累计模块设计 | 第38-39页 |
| 3.6 票价累计模块设计 | 第39页 |
| 3.7 比较模块设计 | 第39-40页 |
| 3.8 差额计算模块设计 | 第40-41页 |
| 3.9 进制转换输出模块设计 | 第41页 |
| 3.10 电源模块设计 | 第41-42页 |
| 3.11 本章小结 | 第42-43页 |
| 第4章 系统各功能模块软件设计及仿真 | 第43-55页 |
| 4.1 系统软件总体框架结构 | 第43-45页 |
| 4.2 车票选择模块设计 | 第45-47页 |
| 4.2.1 车票选择模块输入设计 | 第45页 |
| 4.2.2 车票选择模块输出设计 | 第45-47页 |
| 4.3 钱币处理模块设计 | 第47-49页 |
| 4.3.1 钱币处理模块输入设计 | 第48页 |
| 4.3.2 钱币处理模块输出设计 | 第48-49页 |
| 4.4 余额计算模块设计 | 第49-51页 |
| 4.4.1 余额计算模块输入设计 | 第49-50页 |
| 4.4.2 余额计算模块输出设计 | 第50-51页 |
| 4.5 显示功能模块设计 | 第51-54页 |
| 4.5.1 模 6 计数器设计 | 第52-53页 |
| 4.5.2 6 选 1 数据选择器设计 | 第53页 |
| 4.5.3 译码器设计 | 第53-54页 |
| 4.6 本章小结 | 第54-55页 |
| 结论 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 攻读学位期间发表的学术论文 | 第59-60页 |
| 致谢 | 第60页 |