安全智能卡SoC芯片的通讯接口设计与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-16页 |
| 符号说明 | 第16-17页 |
| 第1章 绪论 | 第17-20页 |
| ·课题背景 | 第17页 |
| ·智能卡概述及其发展现状 | 第17-18页 |
| ·研究目的及意义 | 第18-19页 |
| ·研究内容及结构安排 | 第19-20页 |
| 第2章 安全智能卡通信的相关技术 | 第20-33页 |
| ·SoC 技术 | 第20-24页 |
| ·SoC 概述 | 第20-21页 |
| ·SoC 设计方法学 | 第21-24页 |
| ·串行通信技术 | 第24-29页 |
| ·异步通信和同步通信 | 第25-26页 |
| ·串行通信的制式 | 第26-27页 |
| ·通信数据的差错检测 | 第27-28页 |
| ·波特率与发送/接收时钟 | 第28-29页 |
| ·安全技术 | 第29-32页 |
| ·密码技术 | 第30页 |
| ·数字签名 | 第30-31页 |
| ·认证技术 | 第31页 |
| ·存取权限控制 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 智能卡标准 ISO/IEC 7816-3 | 第33-44页 |
| ·操作程序 | 第34-36页 |
| ·卡的激活 | 第34页 |
| ·冷复位与热复位 | 第34-35页 |
| ·时钟停止 | 第35-36页 |
| ·停活 | 第36页 |
| ·信息交换 | 第36-39页 |
| ·复位应答ATR | 第36-37页 |
| ·协议参数选择PPS | 第37-38页 |
| ·APDU 命令响应对 | 第38-39页 |
| ·特殊参数 | 第39-41页 |
| ·基本时间单元ETU | 第39-40页 |
| ·额外保护时间整数N | 第40页 |
| ·等待时间WT | 第40-41页 |
| ·传输协议 | 第41-43页 |
| ·传输协议T=0 | 第41-42页 |
| ·传输协议T=1 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 第4章 智能卡通讯接口的设计 | 第44-70页 |
| ·系统结构设计 | 第44-46页 |
| ·总线接口功能模块BUSI | 第46页 |
| ·PAD 接口功能模块 PADI | 第46-48页 |
| ·寄存器管理功能模块REGM | 第48-52页 |
| ·ETU 配置寄存器(ECR) | 第48-49页 |
| ·控制寄存器1(CR1) | 第49页 |
| ·控制寄存器2(CR2) | 第49-50页 |
| ·控制寄存器3(CR3) | 第50页 |
| ·状态寄存器(SR) | 第50页 |
| ·中断使能寄存器(IER) | 第50-51页 |
| ·额外保护时间整数寄存器(EGTIR) | 第51页 |
| ·等待时间寄存器(WTR) | 第51页 |
| ·数据寄存器(DR) | 第51页 |
| ·冗余校验寄存器(RCR) | 第51-52页 |
| ·状态中断管理功能模块INTM | 第52-53页 |
| ·通信时钟管理功能模块CLKM | 第53-55页 |
| ·时间管理功能模块TM | 第55-57页 |
| ·接收器RxM | 第57-62页 |
| ·接收状态机RSM | 第58-60页 |
| ·接收移位寄存器RSR | 第60-61页 |
| ·接收标志置位逻辑RF | 第61-62页 |
| ·发送器TxM | 第62-66页 |
| ·发送状态机TSM | 第63-64页 |
| ·发送移位寄存器TSR | 第64-65页 |
| ·发送标志置位逻辑TF | 第65-66页 |
| ·LRC 及 CRC 校验功能模块 RCM | 第66-69页 |
| ·L RC 的硬件实现 | 第67页 |
| ·C RC 的硬件实现 | 第67-69页 |
| ·本章小结 | 第69-70页 |
| 第5章 仿真验证与测试 | 第70-88页 |
| ·模块级RTL 功能仿真验证 | 第70-79页 |
| ·BUSI 读功能验证 | 第71-72页 |
| ·PADI 主模式发送数据功能验证 | 第72页 |
| ·REGM 写功能验证 | 第72-73页 |
| ·INTM 功能验证 | 第73页 |
| ·CLKM 功能验证 | 第73-74页 |
| ·TM 功能验证 | 第74-75页 |
| ·RxM 功能验证 | 第75-76页 |
| ·TxM 功能验证 | 第76-77页 |
| ·RCM 功能验证 | 第77-79页 |
| ·基于SoC 仿真平台的系统级验证 | 第79-80页 |
| ·FPGA 验证 | 第80-85页 |
| ·SSCI 的FPGA 验证 | 第82-84页 |
| ·MSCI 的FPGA 验证 | 第84-85页 |
| ·芯片成品功能测试 | 第85-87页 |
| ·本章小结 | 第87-88页 |
| 第6章 结束语 | 第88-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-93页 |
| 攻读学位期间发表的学术论文及参加科研情况 | 第93-94页 |