一种高性能四阶∑-Δ调制器的设计与分析
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 引言 | 第12-15页 |
| ·课题的来源及研究思路 | 第12-13页 |
| ·课题设计目标和主要工作 | 第13-14页 |
| ·课题设计目标 | 第13页 |
| ·课题主要工作 | 第13-14页 |
| ·课题硬件、软件及工艺环境 | 第14-15页 |
| 第1章 绪论 | 第15-19页 |
| ·模数转换器的背景、意义 | 第15-16页 |
| ·Σ-ΔADC 的发展历史 | 第16-17页 |
| ·Σ-ΔADC 的特点 | 第17-19页 |
| 第2章 Σ-ΔADC 的参数和原理 | 第19-28页 |
| ·ADC 的分类 | 第19页 |
| ·ADC 的静态性能参数 | 第19-20页 |
| ·ADC 的动态性能参数 | 第20-22页 |
| ·过采样原理技术 | 第22-23页 |
| ·量化与量化误差分析 | 第23-24页 |
| ·量化噪声模型构建 | 第24-28页 |
| 第3章 四阶Σ-Δ调制器的结构选择及建模实现 | 第28-42页 |
| ·一阶Σ-Δ调制器分析 | 第28-29页 |
| ·四阶Σ-Δ调制器 | 第29-30页 |
| ·三种不同结构四阶Σ-Δ调制器 | 第30-33页 |
| ·级联式2-2 四阶Σ-Δ调制器 | 第31页 |
| ·级联式2-1-1 四阶Σ-Δ调制器 | 第31-32页 |
| ·单环路前馈反馈四阶Σ-Δ调制器 | 第32-33页 |
| ·四阶Σ-Δ调制器的建模和函数推导 | 第33-35页 |
| ·前馈的系统结构特点 | 第35-37页 |
| ·四阶Σ-Δ调制器matlab 模型 | 第37-38页 |
| ·matlab 模型的激励与设置 | 第38-40页 |
| ·模型的仿真结果分析 | 第40-42页 |
| 第4章 四阶Σ-Δ调制器的电路模块设计 | 第42-69页 |
| ·四阶Σ-△调制器的选择 | 第42-43页 |
| ·运算放大器的电路设计 | 第43-49页 |
| ·运算放大器的电路选择 | 第43-45页 |
| ·共模反馈结构设计 | 第45-47页 |
| ·运算放大器的仿真结果分析 | 第47-49页 |
| ·积分器的电路设计 | 第49-59页 |
| ·开关电容积分器 | 第50-51页 |
| ·采样开关电路设计 | 第51-53页 |
| ·采样电容 | 第53页 |
| ·四级积分器电路设计 | 第53-58页 |
| ·积分器电路的仿真 | 第58-59页 |
| ·比较器的电路设计 | 第59-63页 |
| ·一位DAC 的电路设计 | 第63页 |
| ·互不重叠时钟电路设计 | 第63-64页 |
| ·增益控制的电路设计 | 第64-65页 |
| ·调制器总体电路仿真 | 第65-68页 |
| ·四阶Σ-Δ调制器的功耗估算 | 第68-69页 |
| 第5章 四阶Σ-Δ调制器的版图设计 | 第69-78页 |
| ·匹配问题 | 第70页 |
| ·噪声问题 | 第70-71页 |
| ·调制器版图设计与布局 | 第71-78页 |
| ·输入增益控制的版图设计 | 第72页 |
| ·积分器的版图设计 | 第72-73页 |
| ·比较器的版图设计 | 第73-74页 |
| ·积分器电容网络的版图设计 | 第74-75页 |
| ·调制器电容网络的版图设计 | 第75页 |
| ·互不重叠时钟的版图设计 | 第75-78页 |
| 第6章 结论与展望 | 第78-79页 |
| 致谢 | 第79-80页 |
| 参考文献 | 第80-83页 |
| 攻读学位期间发表的学术论文及参加科研情况 | 第83-84页 |