光纤复接器CMOS集成电路设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-10页 |
·光纤传输系统 | 第7-8页 |
·复用技术和复用器 | 第8页 |
·复接器集成电路工艺 | 第8-9页 |
·论文工作内容简介 | 第9-10页 |
2 信道复用技术 | 第10-21页 |
·通信系统中的信道复用技术 | 第10-14页 |
·频分复用 | 第10页 |
·波分复用 | 第10-11页 |
·码分复用 | 第11-12页 |
·时分复用 | 第12-14页 |
·同步数字体系(SDH)技术 | 第14-18页 |
·同步数字体系概念及特点 | 第14页 |
·SDH的帧 | 第14-15页 |
·SDH的复用 | 第15页 |
·SDH的速率 | 第15-17页 |
·映射 | 第17-18页 |
·复接器的基本结构 | 第18-20页 |
·串行复接器 | 第18页 |
·并行复接器 | 第18-19页 |
·树型复接器 | 第19-20页 |
·高速2:1复接器 | 第20页 |
·本章小结 | 第20-21页 |
3 深亚微米超高速集成电路设计 | 第21-33页 |
·集成电路的分类 | 第21-22页 |
·深亚微米CMOS工艺 | 第22-24页 |
·CMOS管的二阶效应 | 第22-23页 |
·体效应 | 第22页 |
·沟道长度调制效应 | 第22-23页 |
·亚阈值导电性 | 第23页 |
·深亚微米CMOS管的短沟道效应 | 第23-24页 |
·SCFL结构 | 第24-25页 |
·基本电路分析 | 第25-32页 |
·反相器 | 第25-31页 |
·D触发器 | 第31-32页 |
·主从结构的D触发器 | 第31页 |
·D触发器的设计要求 | 第31-32页 |
·本章小结 | 第32-33页 |
4 复接器电路设计 | 第33-49页 |
·复接器的系统设计 | 第33页 |
·复接器系统概述 | 第33页 |
·复接器系统结构 | 第33页 |
·复接器单元电路设计 | 第33-48页 |
·高速2:1复接器 | 第34页 |
·D触发器及其设计 | 第34-38页 |
·选择器及其设计 | 第38-40页 |
·输入缓冲电路 | 第40页 |
·放大器 | 第40-43页 |
·时钟通道 | 第43-46页 |
·数据输出缓冲 | 第46-47页 |
·仿真结果 | 第47-48页 |
·本章小结 | 第48-49页 |
5 复接器版图设计 | 第49-64页 |
·高速集成电路版图设计 | 第49-59页 |
·分层与连接 | 第49-51页 |
·多边形 | 第50页 |
·线形 | 第50-51页 |
·几何规则 | 第51-52页 |
·宽度规则 | 第51页 |
·间距规则 | 第51-52页 |
·交叠规则 | 第52页 |
·寄生特性 | 第52-54页 |
·寄生电阻 | 第52-53页 |
·寄生电容 | 第53-54页 |
·版图设计技术 | 第54-59页 |
·对称性 | 第54-56页 |
·叉指MOS管 | 第56页 |
·天线效应 | 第56-57页 |
·闩锁效应 | 第57页 |
·静电放电保护 | 第57-58页 |
·时钟树 | 第58-59页 |
·版图设计 | 第59-62页 |
·版图验证 | 第62-63页 |
·设计规则检查 | 第62页 |
·版图电路图对比检查 | 第62-63页 |
·电学规则检查 | 第63页 |
·后仿真 | 第63页 |
·本章小结 | 第63-64页 |
6 结论 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-67页 |