摘要 | 第1-6页 |
Abstract | 第6-10页 |
引言 | 第10-12页 |
1 绪论 | 第12-15页 |
·低功耗研究背景 | 第12页 |
·静态CMOS 电路的功耗分析 | 第12-14页 |
·CMOS 电路漏功耗减小研究内容及安排 | 第14-15页 |
2 CMOS 电路中漏电流种类及产生的机理 | 第15-22页 |
·漏电流及漏功耗 | 第15页 |
·漏电流的种类 | 第15-16页 |
·主要漏电流产生的机理 | 第16-21页 |
·本章小结 | 第21-22页 |
3 漏功耗减小技术的研究 | 第22-40页 |
·工艺上的减小技术 | 第22页 |
·电路结构上的减小技术 | 第22-39页 |
·动态衬底偏置技术 | 第22-23页 |
·多阈值技术 | 第23-29页 |
·双阈值技术 | 第29-31页 |
·晶体管堆栈技术 | 第31-34页 |
·输入矢量控制技术 | 第34-38页 |
·P 型逻辑结构技术 | 第38-39页 |
·本章小结 | 第39-40页 |
4 漏功耗减小技术在传统CMOS 组合电路中的研究 | 第40-52页 |
·PMOS 与NMOS 的栅漏电流 | 第40-41页 |
·传统静态CMOS 电路 | 第41页 |
·N 型DCVSL 电路 | 第41-42页 |
·N 型CPL 电路 | 第42-43页 |
·提出的P 型DCVSL 电路 | 第43-45页 |
·提出的P 型CPL 电路 | 第45-46页 |
·HSPICE 模拟与电路性能比较 | 第46-51页 |
·本章小结 | 第51-52页 |
5 漏功耗减小技术在传统CMOS 时序电路中的研究 | 第52-64页 |
·传统时序电路漏功耗减小技术 | 第52-53页 |
·提出的双阈值触发器 | 第53-59页 |
·提出的基于多种漏电流减小技术的触发器 | 第59-64页 |
·本章小结 | 第64页 |
6 漏功耗减小技术在绝热电路中的研究 | 第64-76页 |
·DTGAL 绝热逻辑电路的介绍 | 第64-66页 |
·基于DTGAL 电路的功控8 bit 加法器的介绍 | 第66-67页 |
·基于PDTGAL 电路的功控绝热电路漏功耗减小技术 | 第67-75页 |
·本节小结 | 第75-76页 |
7 结论 | 第76-77页 |
参考文献 | 第77-82页 |
在学研究成果 | 第82-83页 |
致谢 | 第83页 |