AIS基带硬件平台与时隙同步的设计与实现
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第10-18页 |
1.1 研究背景和意义 | 第10页 |
1.2 AIS国内外的研究及发展现状 | 第10-13页 |
1.3 AIS发展趋势 | 第13-16页 |
1.4 本文主要工作和组织结构 | 第16-18页 |
1.4.1 本文主要工作 | 第16-17页 |
1.4.2 本文组织结构 | 第17-18页 |
第2章 AIS技术基础 | 第18-26页 |
2.1 AIS的系统概述 | 第18页 |
2.2 AIS通信协议分层模型 | 第18-24页 |
2.2.1 物理层 | 第19-20页 |
2.2.2 数据链路层 | 第20-23页 |
2.2.3 网络层 | 第23-24页 |
2.2.4 传输层 | 第24页 |
2.3 AIS信息及消息码文的格式 | 第24-25页 |
2.3.1 AIS信息内容 | 第24页 |
2.3.2 AIS消息码文格式 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
第3章 系统硬件设计 | 第26-39页 |
3.1 硬件部分总体设计方案及电路原理图 | 第27-37页 |
3.1.1 主控模块电路 | 第28-32页 |
3.1.2 通信接口模块电路 | 第32-33页 |
3.1.3 调制解调模块电路 | 第33-35页 |
3.1.4 系统供电电路 | 第35-36页 |
3.1.5 GPS模块电路 | 第36-37页 |
3.1.6 外扩存储模块 | 第37页 |
3.2 印制电路板(PCB)设计 | 第37-38页 |
3.3 本章小结 | 第38-39页 |
第4章 各模块功能测试及时隙同步功能的实现 | 第39-62页 |
4.1 功能测试及时隙同步总体结构图 | 第39页 |
4.2 调制解调模块测试 | 第39-42页 |
4.2.1 GMSK调制解调 | 第40-41页 |
4.2.2 FSK调制解调 | 第41-42页 |
4.3 GPS信息接收提取 | 第42-50页 |
4.3.1 GPS信息接收 | 第42-49页 |
4.3.2 UTC时间提取 | 第49-50页 |
4.4 时隙同步 | 第50-54页 |
4.4.1 时隙时钟的产生 | 第51-52页 |
4.4.2 与提取到的UTC同步脉冲同步 | 第52-54页 |
4.5 通信模块 | 第54-61页 |
4.5.1 实现串口通信 | 第54页 |
4.5.2 USB接口通信 | 第54-61页 |
4.6 本章小结 | 第61-62页 |
第5章 功能模块测试及结果分析 | 第62-72页 |
5.1 调制解调模块测试结果 | 第62-65页 |
5.1.1 GMSK调制解调 | 第62-64页 |
5.1.2 FSK调制解调 | 第64-65页 |
5.2 GPS语句解析和UTC时间提取 | 第65-67页 |
5.3 时隙时钟的产生和时隙同步 | 第67-69页 |
5.4 通过串口实现数据发送接收 | 第69-70页 |
5.5 通过USB接口实现数据发送接收 | 第70-71页 |
5.6 本章小结 | 第71-72页 |
结论 | 第72-73页 |
参考文献 | 第73-76页 |
致谢 | 第76-77页 |
作者简介 | 第77页 |