首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

区域集中全局分布式片上网络关键技术的研究与实现

摘要第5-7页
ABSTRACT第7-9页
符号对照表第14-16页
缩略语对照表第16-20页
第一章 绪论第20-30页
    1.1 研究背景和意义第20-23页
        1.1.1 传统互连技术的瓶颈第20-22页
        1.1.2 片上网络技术第22-23页
    1.2 国内外研究现状第23-27页
        1.2.1 国外研究现状第23-25页
        1.2.2 国内研究现状第25-27页
    1.3 本文主要工作及创新点第27-28页
    1.4 论文内容安排第28-30页
第二章 片上网络关键问题的研究与分析第30-48页
    2.1 片上网络关键技术第30-38页
        2.1.1 NoC体系结构第30-33页
        2.1.2 拓扑结构第33-34页
        2.1.3 路由算法第34-35页
        2.1.4 交换技术第35-37页
        2.1.5 路由器微架构第37-38页
    2.2 片上网络性能指标第38-46页
        2.2.1 网络延迟第38-39页
        2.2.2 吞吐率第39-40页
        2.2.3 面积第40-41页
        2.2.4 功耗第41-42页
        2.2.5 负载均衡性第42-43页
        2.2.6 各性能指标间相互关系第43-46页
    2.3 本章小节第46-48页
第三章 基于Mesh的区域集中全局分布式片上网络架构第48-70页
    3.1 引言第48-49页
    3.2 RCGD_Mesh拓扑结构第49-51页
    3.3 RCGD_Mesh路由算法第51-55页
        3.3.1 报文注入策略第52-53页
        3.3.2 链路分配算法第53-54页
        3.3.3 报文转发策略第54-55页
    3.4 RCGD_Mesh路由器微架构第55-56页
    3.5 RCGD_Mesh链路分配器结构第56-57页
    3.6 RCGD_Mesh交换技术第57-58页
    3.7 RCGD_Mesh性能评估第58-68页
        3.7.1 平均延迟第59-60页
        3.7.2 无阻塞延迟第60-61页
        3.7.3 饱和吞吐率第61-64页
        3.7.4 真实应用测试第64页
        3.7.5 负载均衡性第64-68页
    3.8 RCGD_Mesh硬件开销第68-69页
    3.9 本章小结第69-70页
第四章 基于RCGD_Mesh的双优先级拥塞感知路由算法第70-90页
    4.1 引言第70-73页
    4.2 DP-CASR路由算法第73-77页
        4.2.1 报文注入策略第74-75页
        4.2.2 链路分配算法第75-77页
    4.3 DP-CASR路由器微架构第77-78页
    4.4 DP-CASR链路分配器结构第78-79页
    4.5 DP-CASR性能评估第79-87页
        4.5.1 平均延迟第80-82页
        4.5.2 饱和吞吐率第82-85页
        4.5.3 链路利用率第85-86页
        4.5.4 真实应用流量测试第86-87页
    4.6 DP-CASR算法硬件开销第87-88页
    4.7 本章小结第88-90页
第五章 基于区域集中全局分布式互连架构的偏转直通路由算法第90-112页
    5.1 引言第90-91页
    5.2 THNoC拓扑结构第91-92页
    5.3 STR路由算法第92-100页
        5.3.1 HPSTR路由算法第96-99页
        5.3.2 LCSTR路由算法第99-100页
    5.4 STR路由性能评估第100-109页
        5.4.1 平均延迟第100-103页
        5.4.2 饱和吞吐率第103-104页
        5.4.3 无阻塞延迟第104-105页
        5.4.4 真实应用测试第105-106页
        5.4.5 负载均衡性第106-109页
    5.5 STR路由硬件开销第109-110页
    5.6 STR路由功耗评估第110-111页
    5.7 本章小结第111-112页
第六章 基于转发预处理的片上网络交换技术优化第112-126页
    6.1 虫孔交换及其性能分析第112-117页
    6.2 基于转发预处理的虫孔交换技术第117-120页
    6.3 性能评估第120-123页
        6.3.1 平均延迟第121-122页
        6.3.2 饱和吞吐率第122-123页
    6.4 硬件开销评估第123-124页
    6.5 本章小结第124-126页
第七章 总结与展望第126-130页
    7.1 全文总结第126-128页
    7.2 研究展望第128-130页
参考文献第130-144页
致谢第144-146页
作者简介第146-148页

论文共148页,点击 下载论文
上一篇:BGA封装焊点可靠性及疲劳寿命分析
下一篇:片上集成的品质因数时域测量电路的研究