| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景与研究目的 | 第7-8页 |
| ·MCML的国内外研究现状 | 第8-10页 |
| ·本文主要工作与结构安排 | 第10-11页 |
| 第二章 MCML原理和特性参数 | 第11-25页 |
| ·MCML电路工作原理 | 第11-12页 |
| ·MCML基本电路结构 | 第12-18页 |
| ·静态MCML电路的典型结构和工作原理 | 第12-13页 |
| ·动态MCML(DyCML)电路的典型结构和工作原理 | 第13-16页 |
| ·MCML电路模型 | 第16-18页 |
| ·MCML电路的特性参数 | 第18-25页 |
| ·延迟(t d ) | 第18-20页 |
| ·功耗(Pd) | 第20页 |
| ·电压摆幅(ΔV ) | 第20-21页 |
| ·增益(A v ) | 第21页 |
| ·噪声容限(NM) | 第21-22页 |
| ·压摆率(VSR) | 第22-23页 |
| ·信号倾斜率(SSR) | 第23-25页 |
| 第三章 影响MCML电路性能的重要因素 | 第25-43页 |
| ·电压摆幅对MCML电路性能的影响 | 第25-27页 |
| ·静态电流对MCML电路性能的影响 | 第27-30页 |
| ·有源负载对MCML电路性能的影响 | 第30-32页 |
| ·开关噪声对MCML电路性能的影响 | 第32-43页 |
| ·馈通效应对MCML电路的影响 | 第32-36页 |
| ·多输入信号同时开关对MCML电路的影响 | 第36-43页 |
| 第四章 纳米级MCML基本逻辑单元的分析与设计 | 第43-75页 |
| ·纳米级工艺的特点 | 第43-45页 |
| ·纳米级工艺的优势 | 第43-44页 |
| ·纳米级工艺下的漏电流 | 第44页 |
| ·纳米级工艺带来的设计难点 | 第44-45页 |
| ·纳米级工艺对MCML电路的影响 | 第45-50页 |
| ·漏电流对MCML电路的影响 | 第45-47页 |
| ·沟道调制效应对MCML电路的影响 | 第47-50页 |
| ·MCML电路的设计方法与设计流程 | 第50-55页 |
| ·MCML电流源晶体管的设计 | 第50-51页 |
| ·逻辑运算晶体管的设计 | 第51-52页 |
| ·有源PMOS负载电阻的参数设计 | 第52-53页 |
| ·MCML电路的设计流程 | 第53-55页 |
| ·多种纳米级MCML基本逻辑单元的分析与比较 | 第55-75页 |
| ·MCML反相器/缓冲器(INV/Buffer) | 第55-58页 |
| ·MCML通用逻辑门(Universal Gate) | 第58-70页 |
| ·MCML锁存器(Latch) | 第70-75页 |
| 第五章 纳米级MCML电路与标准CMOS逻辑电路的比较 | 第75-81页 |
| ·电源电压对纳米级MCML电路和标准CMOS逻辑电路的影响 | 第75-79页 |
| ·MCML反相器/缓冲器受电源电压的影响 | 第75-77页 |
| ·标准CMOS反相器电路受电源电压的影响 | 第77-79页 |
| ·工艺尺寸对纳米级MCML电路和标准CMOS逻辑电路的影响 | 第79-81页 |
| 第六章 总结与展望 | 第81-83页 |
| 致谢 | 第83-85页 |
| 参考文献 | 第85-89页 |
| 研究成果 | 第89-90页 |