十六通道神经信号采集芯片模拟前端设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第9-14页 |
1.1 概述 | 第9页 |
1.2 研究目的和意义 | 第9-10页 |
1.3 国内外研究现状 | 第10-12页 |
1.4 性能设计要求 | 第12-13页 |
1.5 论文结构安排 | 第13-14页 |
第2章 神经信号采集系统模拟前端整体构架 | 第14-22页 |
2.1 整体构架 | 第14-15页 |
2.2 运算放大器类型 | 第15-19页 |
2.2.1 两级运算放大器 | 第15-16页 |
2.2.2 套筒式共源共栅放大器 | 第16-17页 |
2.2.3 折叠式共源共栅电路 | 第17-18页 |
2.2.4 各结构比较 | 第18-19页 |
2.3 常用模数转换器类型 | 第19-21页 |
2.3.1 逐次逼近ADC | 第19-20页 |
2.3.2 Σ-ΔADC | 第20-21页 |
2.4 小结 | 第21-22页 |
第3章 前端放大器设计 | 第22-35页 |
3.1 闭环结构设计 | 第22-24页 |
3.2 开环结构设计 | 第24-30页 |
3.2.1 主运放设计 | 第24-27页 |
3.2.2 共模负反馈电路设计 | 第27-29页 |
3.2.3 电路噪声分析 | 第29-30页 |
3.3 输出级设计 | 第30-32页 |
3.4 亚阈值器件设计 | 第32-33页 |
3.5 放大器仿真结果 | 第33-34页 |
3.6 小结 | 第34-35页 |
第4章 模数转化器和MUX电路设计 | 第35-53页 |
4.1 MUX电路设计 | 第35-41页 |
4.1.1 整体电路设计 | 第36-37页 |
4.1.2 控制信号生成电路 | 第37-39页 |
4.1.3 开关电路设计 | 第39-41页 |
4.2 SARADC设计 | 第41-52页 |
4.2.1 比较器设计 | 第41-45页 |
4.2.2 DAC设计 | 第45-48页 |
4.2.3 数字控制单元 | 第48-50页 |
4.2.4 ADC仿真结果和测试结果 | 第50-52页 |
4.3 小结 | 第52-53页 |
第5章 版图设计以及整体仿真结果 | 第53-61页 |
5.1 版图设计中的不良效应 | 第53-57页 |
5.1.1 闩锁效应(Latch-up) | 第53-55页 |
5.1.2 天线效应 | 第55-57页 |
5.2 神经信号处理芯片版图设计 | 第57-59页 |
5.3 整体版图和仿真结果 | 第59-60页 |
5.4 小结 | 第60-61页 |
结论 | 第61-62页 |
参考文献 | 第62-65页 |
攻读学位期间发表的论文与研究成果清单 | 第65-67页 |
致谢 | 第67页 |