基于ARM的数据采集装置设计与实现
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-16页 |
1.1 课题研究目的及意义 | 第9页 |
1.2 国内外发展现状 | 第9-14页 |
1.2.1 国外发展现状 | 第9-12页 |
1.2.2 国内发展现状 | 第12-14页 |
1.3 发展趋势 | 第14页 |
1.4 论文的研究内容安排 | 第14-16页 |
第2章 系统分析与总体设计 | 第16-20页 |
2.1 系统总体设计概述 | 第16页 |
2.2 数据采集存储装置总体要求 | 第16页 |
2.3 系统总体设计方案 | 第16-19页 |
2.3.1 系统总体工作流程 | 第17页 |
2.3.2 系统芯片的选择 | 第17-18页 |
2.3.3 模数转换采样频率控制 | 第18页 |
2.3.4 数据存储区域区分 | 第18-19页 |
2.3.5 数据的还原显示 | 第19页 |
2.4 本章小结 | 第19-20页 |
第3章 系统硬件电路设计与实现 | 第20-32页 |
3.1 系统硬件电路设计概述 | 第20页 |
3.2 中央控制单元和ADC模数转换模块 | 第20-23页 |
3.2.1 中央控制单元 | 第20-22页 |
3.2.2 ADC模数转换模块 | 第22-23页 |
3.3 信号调理电路设计 | 第23-25页 |
3.4 主控模块设计 | 第25页 |
3.5 存储模块设计 | 第25-27页 |
3.6 电源模块设计 | 第27-29页 |
3.7 USB电路设计 | 第29-30页 |
3.8 程序调试与下载接口设置 | 第30页 |
3.9 复位电路设计 | 第30-31页 |
3.10 PCB电路硬件设计 | 第31页 |
3.11 本章小结 | 第31-32页 |
第4章 系统软件设计 | 第32-46页 |
4.1 系统软件设计概述 | 第32-35页 |
4.2 乒乓缓冲采集存储 | 第35页 |
4.3 ADC模数转换设计 | 第35-38页 |
4.3.1 ADC模块概述和特点 | 第35-36页 |
4.3.2 ADC模块时钟方案 | 第36-37页 |
4.3.3 ADC转换过程 | 第37-38页 |
4.4 NAND Flash数据存储设计 | 第38-42页 |
4.4.1 概述 | 第38页 |
4.4.2 内部结构 | 第38-39页 |
4.4.3 寻址方式 | 第39-40页 |
4.4.4 NAND Flash擦除操作 | 第40-41页 |
4.4.5 NAND Flash写入操作 | 第41页 |
4.4.6 NAND Flash读出操作 | 第41-42页 |
4.5 USB上位机程序设计 | 第42-45页 |
4.5.1 固件编程和驱动安装 | 第42-44页 |
4.5.2 上位机程序设计 | 第44-45页 |
4.6 本章小结 | 第45-46页 |
第5章 数据采集装置测试与结果分析 | 第46-59页 |
5.1 数据采集装置电气性能测试 | 第46-47页 |
5.2 数据采集装置功能测试及结果分析 | 第47-57页 |
5.3 测试结论 | 第57-58页 |
5.4 本章小结 | 第58-59页 |
结论 | 第59-61页 |
总结 | 第59-60页 |
展望 | 第60-61页 |
参考文献 | 第61-64页 |
附录 | 第64-66页 |
致谢 | 第66页 |