高速数据采集存储系统设计
摘要 | 第1-4页 |
Abstract | 第4-6页 |
第一章 绪论 | 第6-8页 |
·论文产生背景及意义 | 第6页 |
·论文的内容安排 | 第6-8页 |
第二章 高速数据采集存储系统总体设计 | 第8-10页 |
·系统需求分析 | 第8-9页 |
·系统整体设计 | 第9-10页 |
第三章 高速数据采集存储系统硬件设计 | 第10-28页 |
·系统硬件设计 | 第10-25页 |
·AD 采集模块的设计 | 第10-14页 |
·FLASH 存储模块的设计 | 第14-18页 |
·DDRII 模组的设计 | 第18-19页 |
·Ethernet 模块的设计 | 第19-21页 |
·FPGA 模块的设计 | 第21-23页 |
·高速串行总线设计 | 第23-25页 |
·PCB 设计要点 | 第25-26页 |
·板卡的调试要点 | 第26-28页 |
第四章 高速数据采集存储系统逻辑设计 | 第28-58页 |
·系统逻辑设计 | 第28-51页 |
·AD 高速采集部分 | 第28-33页 |
·FLASH 高速存储部分[13] [14] | 第33-37页 |
·DDRII 模组部分[27] | 第37-40页 |
·以太网 TCP/IP 通信部分 | 第40-45页 |
·高速串行总线部分 | 第45-51页 |
·逻辑设计原则 | 第51-54页 |
·面积和速度的转换原则 | 第51页 |
·同步设计原则 | 第51-52页 |
·模块划分原则 | 第52-53页 |
·硬件原则 | 第53-54页 |
·系统原则 | 第54页 |
·静态时序分析及时序约束 | 第54-58页 |
·静态时序分析 | 第55-56页 |
·时序约束方法 | 第56-58页 |
第五章 总结与展望 | 第58-62页 |
致谢 | 第62-64页 |
参考文献 | 第64-66页 |
作者在攻读硕士学位期间(合作)的研究成果 | 第66-67页 |