高速信号采集接收板设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·本文研究背景 | 第7-8页 |
·高速采集的国内外发展状况 | 第8-9页 |
·本文主要内容安排 | 第9-11页 |
第二章 高速采集相关原理 | 第11-25页 |
·传输线理论 | 第11-12页 |
·信号完整性问题 | 第12-15页 |
·反射 | 第13页 |
·串扰 | 第13-14页 |
·LVDS 信号 | 第14-15页 |
·基于多相滤波结构的 DDC | 第15-18页 |
·基于并行滤波结构的 DDC | 第18-24页 |
·并行滤波结构 | 第19-21页 |
·基于并行滤波结构的 DDC | 第21页 |
·并行滤波结构仿真 | 第21-24页 |
·本章小结 | 第24-25页 |
第三章 采集板的设计 | 第25-43页 |
·整体设计 | 第25-27页 |
·整体结构 | 第25-26页 |
·设计思路 | 第26-27页 |
·高速 AD 采样介绍 | 第27-30页 |
·AD 采样芯片选取 | 第27-28页 |
·ADC08D1000 性能参数 | 第28-29页 |
·ADC08D1000 的功能特性 | 第29-30页 |
·信号与时钟 | 第30-31页 |
·FPGA 介绍 | 第31-34页 |
·FPGA 简介 | 第31-32页 |
·FPGA 配置 | 第32-33页 |
·Rocket IO GTP 收发器 | 第33-34页 |
·数据传输 | 第34-37页 |
·光纤传输 | 第34-35页 |
·以太网传输 | 第35-36页 |
·PCI 传输 | 第36-37页 |
·电源地设计 | 第37-41页 |
·电源功耗估计 | 第38-39页 |
·电源芯片选取 | 第39-40页 |
·板卡的滤波去噪 | 第40-41页 |
·本章小结 | 第41-43页 |
第四章 采集板关键模块的工程实现和测试结果 | 第43-57页 |
·高速 AD 采样模块测试 | 第43-45页 |
·测试方案 | 第43-44页 |
·测试结果 | 第44-45页 |
·光纤传输测试 | 第45-49页 |
·测试方案 | 第46-47页 |
·GTP 模块配置 | 第47-48页 |
·测试结果 | 第48-49页 |
·基于多相结构的 DDC 硬件测试 | 第49-53页 |
·测试方案 | 第49-51页 |
·测试结果 | 第51-53页 |
·基于并行滤波结构的 DDC 硬件测试 | 第53-55页 |
·测试方案 | 第53页 |
·测试结果 | 第53-55页 |
·本章小结 | 第55-57页 |
结束语 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-63页 |
作者在读期间的研究成果 | 第63-65页 |
附录 | 第65-66页 |