摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-21页 |
·课题背景 | 第13-17页 |
·多核DSP的发展及特点 | 第13-15页 |
·项目背景:高性能异构多核XDSP处理器 | 第15-17页 |
·PCI Express简介 | 第17-19页 |
·本文主要贡献及组织结构 | 第19-21页 |
第二章 PCI Express体系结构概述及事务协议 | 第21-31页 |
·PCI Express体系结构概述 | 第21-26页 |
·PCI Express事务简介 | 第21页 |
·PCI Express的设备层 | 第21-25页 |
·PCI Express的性能与数据传输效率 | 第25-26页 |
·基于数据包的事务 | 第26-30页 |
·处理层数据包 | 第26-29页 |
·数据链路层数据包 | 第29-30页 |
·本章小结 | 第30-31页 |
第三章 XDSP互连结构 | 第31-45页 |
·Qlink协议及报文格式 | 第31-36页 |
·交叉开关CrossBar | 第36-37页 |
·Qlink-PCI Express桥的整体结构 | 第37-39页 |
·Qlink-PCI Express桥的接口信号 | 第39-44页 |
·Qlink-PCI Express桥的接口信号 | 第39-42页 |
·Qlink-PCI Express桥的接口信号的时序关系 | 第42-44页 |
·本章小结 | 第44-45页 |
第四章 Qlink-PCI Express桥的设计 | 第45-62页 |
·异步FIFO的设计 | 第45-48页 |
·异步FIFO简介 | 第45页 |
·解决亚稳态的具体方法 | 第45-47页 |
·满、半满、空信号的控制 | 第47-48页 |
·Qlink-PCI Express桥发送部分的设计 | 第48-55页 |
·Qlink报文接收控制逻辑设计 | 第49-50页 |
·Qlink报文解析和PCI Express报文产生控制逻辑设计 | 第50-53页 |
·PCI Express报文发送控制逻辑设计 | 第53-55页 |
·Qlink-PCI Express桥接收部分的设计 | 第55-61页 |
·PCI Express报文接收和Qlink路由产生控制逻辑设计 | 第56-59页 |
·PCI Express报文发送逻辑设计 | 第59-61页 |
·本章小结 | 第61-62页 |
第五章 模拟与验证 | 第62-82页 |
·模拟环境的建立 | 第62-70页 |
·PCI Express物理层的工作原理及结构特点 | 第62-63页 |
·PCI Express逻辑物理层的连接 | 第63-65页 |
·PCI Express链路的定向和初始化 | 第65-66页 |
·流控制初始化 | 第66-67页 |
·模拟环境的配置 | 第67-70页 |
·模拟验证与性能分析 | 第70-81页 |
·Qlink-PCI Express桥基本功能的模拟与验证 | 第70-76页 |
·Qlink-PCI Express桥(QPB)在片间互连系统中的模拟与验证 | 第76-77页 |
·代码覆盖率分析 | 第77页 |
·片间互连通路性能分析 | 第77-81页 |
·本章小结 | 第81-82页 |
第六章 总结与进一步工作 | 第82-84页 |
·论文总结 | 第82页 |
·进一步工作 | 第82-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-87页 |
作者在学期间取得的学术成果 | 第87页 |